- UID
- 851176
- 性别
- 男
|
赛普拉斯半导体公司日前宣布推出一款容量高达72Mbit的先进先出(FIFO)存储器。该款全新的高容量(HD)FIFO是视频及成像应用的理想选择,可满足高效缓冲所需的高容量和高频率要求。
与大型PFGA结合使用时,HD FIFO可作为标准同步DRAM存储器的高级缓冲备选方案。赛普拉斯的HD FIFO不仅可提供比DRAM解决方案更高的信号完整性,而且其133MHz的工作频率还是视频帧缓冲的理想选择。HD FIFO可提供最多达8个可独立直接寻址的队列,使设计人员能够同时提供多个视频通道流。使用HD FIFO使设计人员能够采用更小型的FPGA,从而实现系统成本的整体降低。此外,赛普拉斯的HD FIFO还能降低设计复杂性,从而大幅加速视频与成像系统的上市进程,全面满足广播、军用、医疗以及BTS等细分市场的需求。
新型HD FIFO可提供18、36以及72Mbit的容量版本,能够支持3.3V和1.8V LVCMOS及HSTL1等众多I/O标准。此外,HD FIFO解决方案还能提供用户可选的存储器组织管理方式,并可配置为x9、x12、x16、x18、x20、x24、x32或x36的器件产品,使设计人员能够灵活地选择最佳的深度与宽度。所有的HD FIFO容量版本均采用可确保高度可扩展性的209球栅 BGA 封装。
赛普拉斯首席技术顾问Dinesh Maheshwari指出:“我们开发的FIFO产品具有足够的带宽及容量,能够满足高度专业化子系统之间对高带宽缓冲链接的要求,为视频广播、军用以及医疗等应用领域提供全方位支持。多排序等特性可在子系统之间实现多个逻辑流。此外,提供可配置宽度支持的多个I/O标准可帮助高度专业化的子系统不断演进发展,与行业技术发展俱进同步。HD FIFO将有助于系统设计人员实现更高的产品性能,同时加速产品上市进程。”
(文章出自:http://www.esmchina.com/ART_8800116235_1500_0_3201_0_d6726bd2.HTM) |
|