首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
消费电子
» 节能、高性能的3G-SDI解决方案
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
节能、高性能的3G-SDI解决方案
发短消息
加为好友
rise_ming
当前离线
UID
864567
帖子
4448
精华
0
积分
2224
阅读权限
70
在线时间
123 小时
注册时间
2011-12-12
最后登录
2014-8-25
金牌会员
UID
864567
1
#
打印
字体大小:
t
T
rise_ming
发表于 2013-5-12 11:34
|
只看该作者
节能、高性能的3G-SDI解决方案
电信号
,
解决方案
,
分辨率
,
动态
标签:SDI HDTV
SDI是串行数字接口,被用来传送无压缩的数字视频信号。在上世纪80年代,SDI得到了快速发展并对其标准作出了定义。3G-SDI中的3G是指SDI信号的数据传输率为3Gbit每秒。由于HDTV可以支持每秒30帧的逐行扫描1920×1080的分辨率格式,而3G能够支持比HD视频信号最高帧扫描频率高一倍的频率,即3G可以支持每秒60帧的HD信号,这在观看动态视频时的差别是很大的。
SMPTE424M定义了3G-SDI的物理层及这类电信号的特征性能。传送的信号应该有800mV的电压摆幅,上升和下降时间必须小于135ps,允许有一些过冲的存在,但不可以超过10%,即80mV。在SMPTERP184中规定了时钟抖动和调整抖动的定义,它们需要的抖动参数分别小于2UI和0.2UI,调整抖动参数实际上要求是0.3UI,但是SMPTE强烈推荐使用0.2UI的参数要求,因此本文将使用0.2UI的参数要求。接收器中,在10Hz到297MHz的频带内,输入抖动容限,从2UI到0.2UI。发送器的输出与接收器的输入都应该被优化以保证回波损耗。
在发送器中,大部分抖动来自于串行器,电缆驱动器也会增加一些抖动。图1所示为目前正在使用的发送器的典型框图,它可以工作到HD、SDI,但是它不支持3G-SDI。由于20位的数字视频总线已经在HD中制造了EMI问题,而在3G中该时钟频率加倍,因此EMI问题在3G中将更加严重。此外,PCB的布线也不是一项简サ墓ぷ鳎こ淌娑栽?48.5MHz工作下的20条印制线。FPGA产生的时钟信号也包含很多抖动,因此这些时钟是不适合直接用于串行器的,由于会增加串行器的输出抖动,从而需要加入抖动消除电路或Genlock电路以消除抖动。此外,有一些串行器也要求一个干净的本地时钟,这些抖动和本地时钟不仅增加了系统成本,也占用了PCB的面积。最后,串行器是一个模拟信号器件,包含了数字处理单元以及模拟串行单元,因此产生低抖动的模拟数字信号很困难。以HD信号为例,最小可以实现的输出抖动大约为115ps或0.17UI,因此如果要支持3G,必须要采用全新的结构。
NS的SDI串行器和解串器产品创新的结构为SDI-3G提供了低辐射、低成本、低抖动和高性能的解决方案,在FPGA和串行器或解串器之间采用了LVDS技术,从而去除了TTL连接。由于LVDS具有非常低的EMI辐射和功率损耗,因此非常适合应用在手持产品中。另外,PCB的印刷线也从20根减少到10根,使得PCB的设计更加容易。由于芯片内部设计了高性能PLL锁相环,不再需要外置本地时钟及抖动消除电路,因此系统成本得到了明显的降低,同时节约了电路板的面积。因为FPGA已经存在于系统中,不需要额外的费用,因此大部分数字信号处理工作可以由FPGA完成,如CRC及行号插入、光栅、ANC和EDH插入等。事实上,由于最困难的串行工作现在已经由串行器来完成了,因此可以降低FPGA的等级。这种串行由于采用了优秀的模拟技术工艺和高精度的锁相环,因此可以提高解串器的抖动容限,最低可以达到0.6UI。和串行器类似,我们在解串器中也可以集成类似的环路,它可以简化设计和减小空间,所以这样的解串器不需要本地的时钟,它是一个微小空间的7×7毫米的LLP封装,如图2所示。
当信号从一种介质传送到另外一种新的介质时,一部分信号将会被反射,剩余的信号将穿过这个介质。声光和电磁波都有类似的特性,这是因为当介质改变时介质的密度和特性会发生变化。在传输线的原理中,印制电路线的宽度和其特性阻抗成正比,所以信号在两个不同阻抗的印制电路线间传输时反射就会发生,反射的发生会减小信号的能量,影响接收器的处理,同时信噪比也会减小。另外当信号朝着源的方向被反射回来时,它会和原始的信号相混合叠加,降低信号的完整性,如图3所示。
回送损耗可以用来衡量两种阻抗匹配的优劣。通常的BNC连接器、电路板走线、电缆驱动器,输出阻抗或均衡器的阻抗都各不相同,所以在实际的应用中需要考虑SMPTE严格的回送损耗指标要求。回路损耗是和频率相关的参数,当频率升高时,寄生电容和电感变得更加的明显,它会使回路损耗变差。NS的SDI系列产品都有很好的输入输出回路损耗特性,只需要使用一个简单的小网络就可以实现和BNC连接器的匹配。最普通的网络可以通过将一个小小的电感和一个75Ω的电阻并联来实现,这个匹配网络在直流特性时应该看起来象一个短路线,允许由终端电阻来提供传输线阻抗;在很高的工作频率条件下寄生电容的阻抗值将会占主要的部分,这时回路损耗补偿网络可以提供75Ω的阻抗作为终端电阻,如图4。
即使你的系统可以满足前面所述的指标要求,但也不能确定系统是稳定可靠的。与模拟系统不同的是,数字系统性能不会缓缓下降,而是无误差地工作直到系统彻底损坏。通常采用音律测试方法对系统的稳定性进行评价,即改变数字信号一个或多个参数直到使该数字系统失效,最直接的音律测试方法是加入电缆进行音律测试。虽然视频信号经过编码成为数字数据流,但是在本质上SDI信号仍然是模拟的,并且仍然会受到衰减和相移等失真的影响,较长的电缆容易产生信号丢失及相移,使信号出现失真,我们在接收端加入一个额外的电缆均衡器以补偿失真。在电缆传输中,由于电缆的频率响应特性,信号会产生损失和相移等失真,均衡器可以为失真信号提供补偿,我们可以通过加入更长的电缆对接收端的均衡范围、噪声性能等特性作出评价。这种音律测试特别在使用SDI的病态信号时是非常有意义的,因为它基本上模拟了真实的状况。串行数字系统对病态信号的处理是很困难的,在这种低频的极差图形中,其中一区用于测试均衡器,另一区可以用来检查接收器的锁相环的性能。NS的3G-SDI均衡器有能力在3G时均衡120米电缆长度的距离,从图5可以看出使用NS的3G-SDI产品,是很容易满足SMPTE的指标的。
收藏
分享
评分
回复
引用
订阅
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议