首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

FPGA中SDRAM与FLASH数据地址线共用问题

FPGA中SDRAM与FLASH数据地址线共用问题

大家好,我在设计FPGA硬件时碰到问题是IO不够用,于是想用SDRAM和flash芯片公用数据地址线,
我在SOPC builder中将Controller share dq/dqm/addr I/O pins选中,Tristate birdge selection中选中了添加的三态桥

结果出来的SDRAM与flash的数据、地址线还是分开的(而去在第一次按这样设置的时候有数据线是共用的),
我想知道怎么样让数据和地址线在一起,不知道有哪些需要注意的问题

呵呵,楼主很有想法,现在sdram和flash的地址是不能公用的,即使可以也是不推荐的。

因为sdram是高速的flash是低速的,而且协议有很大的不同。

flash可以通过三态桥和sram,net,公用。

这个版主不太冷 =========================== 我的bwin客户端 博客:http://blog.chinaecnet.com/u/20/index.htm
返回列表