自适应均衡器可自动为信号损耗提供补偿,使电缆传来的串行数字信号可以重新恢复其原有强度。利用这一特点采用高速串行数字接口(SDI)自适应电缆均衡器及电缆驱动器芯片构建系统,可以扩大LVDS技术的数据传送范围,以满足高速率条件下长距离传送的要求。
引言随着各式各样的接入通信设备的应用,数据传输的需求急剧增加。系统设计工程师必须设计电路系统支持数据的高速率传输。LVDS(Low-Voltage
Differential Signaling)即低电压差分信号便是这样的一种技术,LVDS又称ANSI/TIA/EIA-644总线,是 20世纪90年代才出现的一种性能优良的数据传输和物理层接口技术,它为系统提供了高速数据传输、抑制共模噪声及降低功耗的能力,工程师可以利用这种技术设计数据传输系统。以确保能够支持千兆位以上的数据传输。LVDS
的理论最高传输速率可达 1.923Gbps。
LVDS技术的核心是采用极低的电压摆幅高速差分传输数据,可以实现点对点或一点对多点的连接,具有低功耗、低误码率、低串扰和低辐射等特点。其传输介质可以是铜质的PCB连线,也可以是平衡电缆。LVDS
在对信号完整性、低抖动及共模特性要求较高的系统中得到了越来越广泛的应用。LVDS的发展不断衍生出各种新技术,如总线式低电压差分信号传输(BLVDS)技术,其优点是确保利用低电压差分方式传输的信号可获取双向及多站(开岔)式配置的支持,这进一步扩大了LVDS的应用范围。
LVDS信号传输一般由三部分组成:差分信号发送器,差分信号互联器,差分信号接收器,如图1。
图1
LVDS信号传输组成图(略)
由于低电压差分信号(LVDS)技术可以支持数据的高速率传输,而且功耗远比同类技术低,因此渐渐成为厂商普遍采用的差分接口标准。市场上很多的产品都需要在低功耗的操作环境下进行高速率数据传输,而采用LVDS技术,便可以确保所开发的产品能够支持高达数百Mbps的数据传输速率。有一点要注意的是,LVDS的出现虽然满足了短距离传输条件下数据高速传输的要求,但传统的LVDS不能支持长距离传输。LVDS串行/解串器接口可以驱动但电缆的长度受到一定的限制。一般距离短至只有几英寸(芯片与芯片之间),最长则不超过几米。但目前许多系统都需要具有长距离传送数据的能力,以确保可以利用长达几百米以上的电缆传送数据。对于系统设计工程师来说,电缆加长之后,他们便要解决多个长距离传送的设计问题。本文主要讨论如何扩大
LVDS 技术的数据传送范围,以满足长距离传送的要求,推出了ANSI/TIA/EIA-644标准的美国国家半导体公司建议的办法是采用高速串行数字接口(SDI)自适应电缆均衡器及电缆驱动器芯片。 传输系统结构
同轴电线和双绞线是应用很广泛的信号传输载体,同时也是有损耗的传输线。对信号的传输损耗与信号频率的平方根成正比,会使信号产生失真和畸变,引起数字码元间的串扰。因此信号在传送过程中都会出现大幅衰减,衰减程度取决于数据传输率
(频率) 及电缆长度。经由电缆传送的低电压差分信号也会出现同样的衰减情况,因此这类信号只适用于短距离的传送。
系统若采用没有信号调节功能的
LVDS 芯片,电缆的长度一般不能超过几米。但这些系统只要采用设有驱动器预加重功能和接收器均衡功能的 LVDS 集成电路,电缆的长度最多可达数百米。采用LVDS
接口芯片的系统如果必须进行长距离的数据传送 ,应采用专为驱动较长电缆而设的芯片,并将之搭配 LVDS芯片一起使用,以便互相支持。图 2和图3 所示的便是这类系统的传输通道。图2中所示的通信通道采用
10 位的LVDS 串行/解串器以及串行数字接口电缆驱动器/均衡器芯片组驱动经由同轴电缆传送的信号。
图2 LVDS长距离传输通道示意图(略)
图3
自适应电缆均衡器芯片CLC012的原理图(略)
这条传输通道采用美国国家半导体 10 位的串行/解串器(这个可以有很多选择,国家半导体推出了10-bit/16-bit/18-bit的SerDes,
MAXIM也推出了自己的这类产品)以及串行数字接口电缆驱动器/均衡器芯片组 (比如CLC001 和 CLC012,现在国家半导体又推出了一系列这类产品如CLC005
和 CLC014,性能有了很大提高)。这组串行/解串器可以缩小连接器及电缆的体积,有助降低系统成本。此外,这组串行/解串器还可充分利用低电压差分信号传输的优点,例如卓越的抗噪音干扰能力、低功率操作、低电磁干扰以及简单的终端设计。
在利用10位的LVDS
串行/解串器以及串行数字接口电缆驱动器/均衡器芯片组驱动经由双绞线电缆传送的信号的例子中,除了采用的电缆有所不同之外,这条通道与图2 所示的通道只有一个分别,那就是R1至R6
的电阻值。这些电阻值的大小经由实验决定。我们只要调控电阻值,便可将信号调节至最理想的均衡状态。
图中的电缆接收器CLC001 为高速驱动器,可驱动同轴电缆和双绞线,它采用差分输入和差分输出,
经交流耦合驱动同轴电缆。 传输的信号再经交流耦合送到自适应均衡器CLC012。同轴电缆的特性阻抗为75 ,输入端接入37.5 的电阻是为了平衡每一端的输入阻抗。输出端接75
的电阻是为了阻抗匹配和为输出建立合适的ECL电平。
图2中的LVDS差分接收器LV1212A是一款高阻抗芯片,可以检测小至20mV的差分信号,然后将这些信号放大,以至达到标准逻辑电位。由于差分信号具有1.2V的典型驱动器补偿电压,而接收器可以接收由接地至2.4V的输入电压,因此可以抑制高达
1V来自传输线路的共模噪声。 此外,LVDS驱动器及接收器可以带电插入,因为恒流式驱动不会对系统造成任何损害。接收器的另一优点是其高度安全性,当输入引脚均处于浮动状态时,接收器的安全功能可以防止输出出现振荡。 自适应电缆均衡器的作用
经由电缆长距离传送而来的信号都会出现衰减现象,但只要采用串行数字接口电缆驱动器/接收器芯片组便可避免信号衰减。Comlinear公司的CLC012 是负责执行这个任务的主要芯片,其主要工作是将经由电缆传送的信号均衡。图3为CLC012的原理图。
CLC012自适应电缆均衡器为在同轴电缆和双绞线(或具有类似色散损耗特性的介质)上传输的数据的均衡提供了一个低成本的单片集成解决方案,只需使用一个芯片和很少的几个外围元件就能轻松地完成高速数据流的再生。它能自适应地对不同长度的电缆和双绞线进行均衡,均衡的长度从0m到相当于对信号在200MHz时衰减40dB的长度,即300m的Belden型同轴电缆或120m的五类末屏蔽双绞线。均衡器可对50Mbps到650Mbps范围内的数据流进行均衡。
CLC012内有自适应伺服控制单元,可以产生用于控制滤波单元的控制信号,该信号是与电缆长度成正比的电压信号,这一单元接收来自滤波单元的输出信号和量化反馈比较器的差分信号,用它们来构成这一控制信号。伺服环路响应由接在AEC正端和AEC负端的外接电容控制,伺服控制电压即AEC正端和AEC负端的差分电压与传输线长度近似成正比,当这一电压值超过500mV时,不能再提供更多的均衡。
CLC012的抖动极低,对于通过200m同轴电缆传输的270Mbps的数据流其抖动的典型值为180ps,这一优越的性能为数据链路提供了很宽的噪声容限。均衡器有二级自适应滤波器单元,对不同长度的电缆进行自适应均衡。均衡器可以使用单电源(+5V或
5.2V)工作,功耗仅290mW。 除了上述功能外,芯片还具有载波检测输出和静音控制端,这两端接在一起时可以在没有信号输入时对输出进行静音控制。还提供一个经缓冲的输出端眼图监测输出OEM,便于观察均衡效果。
在整个防止信号衰减的过程中,CLC012均衡器是串行数字接口中最重要的元件,它的任务是从表面上无价值波形中回收信号并将它恢复到适当电压电平。这里CLC012
芯片发挥极重要的作用。即使所用的电缆较长,例如长达 300 m的优质同轴电缆 (Belden 8281) 或长达 120 m的 5 类无屏蔽式双绞线电缆 (这样的长度足以令所传送的
200MHz 信号出现 40dB 的衰减),均衡器芯片都可自动为信号损耗提供补偿。均衡器可为电缆损耗提供补偿,使电缆传来的串行数字信号可以重新恢复其原有强度。
从 图4、图5、图6以眼图(eye pattern)方式可以明显的看到不同传输速率下均衡前后的效果对比。 系统设计与传输性能指标
LVDS系统的设计要求设计者应具备超高速单板设计的经验并了解差分信号的理论。对于利用
LVDS 串行/解串器及串行数字接口芯片进行长距离数据传送的通道来说,以下的几个建议有助提高数据传送的性能。 应按照 LVDS 接收器互连线路的阻抗大小为
CLC012 芯片提供适当的负载。 应采用屏蔽双绞线电缆,以便将串音减至最少。 至少使用4层PCB板(从顶层到底层):LVDS信号层、地层、电源层、TTL信号层。
使TTL信号和LVDS信号相互隔离,否则TTL可能会耦合到LVDS线上。 使LVDS驱动器和接收器尽可能地靠近连接器的LVDS端。
使用分布式的多个电容来旁路LVDS设备,表面贴装电容靠近电源/地层管脚放置。 电源层和地层应使用粗线,保持PCB地线层返回路径宽而短。
不要仅仅依赖自动布线功能,而应仔细修改以实现差分阻抗匹配并实现差分线的隔离。 尽量减少过孔和其他会引起线路不连续性的因素。
使用与传输媒质的差分阻抗和终端电阻相匹配的受控阻抗线,并且使差分线离开集成芯片后立刻尽可能地相互靠近(距离小于10mm),这样能减少反射并能确保耦合到的噪声为共模噪声。
使差分线对的长度相互匹配以减少信号扭曲,防止引起信号间的相位差而导致电磁辐射。
差分线对内,两条线之间的距离应尽可能短,以保持接收器的共模抑制能力。在印制板上,两条差分线之间的距离应尽可能保持一致,以避免差分阻抗的不连续性。
避免将导致阻值不连续性的90 走线,使用圆弧或45 折线来代替。 传输系统结果分析
图2所示的电路均利用相关芯片的评估套件组建,国家半导体曾利用误码率测试仪加以测试。测试用的输入信号是一条
10 位宽的伪随机码流 (PRBS-15),并由 40MHz 的时钟 (DS92LV1021A TCLK) 加以锁定。数据传输率相等于利用200m电缆传送的
480 Mbps 传输速度。测试结果见图6,这两款电路在操作时并无误码出现。 |