主题:了解Altera Stratix II FPGA是如何胜人一筹 |
在线问答: |
[问:yunhan_lu] |
Stratix II 的DSP块在速度上可支持为370MHz,而Xilinx的Virtex-4可以跟逻辑单元同时达到500MHz,是不是因为其结构上的原因呢?
能不能介绍一下Stratix II的开发步骤,跟以往的Altera FPGA的开发步骤有什么不同?
是不是Cyclone II 的开发过程与之类似? |
[答:Altera Expert] |
Altera提供的数据是比较保守的估计,确保可以达到,而且有实际芯片测试数据的支撑。而另外厂商的数据,更多是一种商业策略,是需要更多的实际芯片测试数据的支撑。
StratixII的基本开发流程同于传统FPGA,其独创内部结构对用户可以是透明的。CycloneII也类似。
Adam |
[2004-12-21 10:36:04] |
[问:huagel] |
对于FPGA未来的发展方向,请问林先生altera将向着哪一方面发展。是否以后会有集成了各种总线、ip、D/A的针对某一特定领域的fpga推出。 |
[答:Altera Expert] |
在FPGA中集成硬核是一个趋势,但是毕竟FPGA需要保持一定的可编程性。比如说Altera的Stratix-GX系列就是主要面对高速互连应用的。 |
[2004-12-21 10:40:14] |
[问:zxin601] |
请问如何在stratix 设计中将dsp模块与算法融为一体? |
[答:Altera Expert] |
请使用Altera 的DSPbuilder软件 |
[2004-12-21 10:40:27] |
[问:yangroot] |
有没有Rs232或者USB口的配置线,因为我没有LPT |
[答:Altera Expert] |
有的,请联系您的供货商取得USB口的配置线 |
[2004-12-21 10:41:30] |
[问:bmygg] |
我们正在利用stratixII2S60进行浮点运算(64bit)方面的工作,由于altera仅仅提供了浮点乘法的megafunction,我们不得不自行开发浮点加、减以及除法等操作,但是目前遇到了一些困难:
1:效率比较低,我们实现的64bit浮点加法,用了大约1700个ALUs,大约能跑到30M左右(没有实现流水线)。 |
[答:Altera Expert] |
Altera也在朝一个方向努力,希望在FPGA中实现高性能的算法电路。 |
[2004-12-21 10:42:41] |
[问:fywwf] |
数据深度为16384的ROM查找表在FPGA器件上的应用性能如何?建议选用哪种型号的产品? |
[答:Altera Expert] |
The performance should be very good in Altera"s FPGA, you can implement
this function in all kind Altera"s FPGA which have Embedded memory block,
such as Stratix,Cyclone device family. thanks |
[2004-12-21 10:43:37] |
[问:lty_2000] |
提一个初学者的问题:
现在大家总能看到有关hdl语言工具的讨论,在vhdl和verilog hdl之间哪个更有优势或利弊? |
[答:Altera Expert] |
简单的说:Verilog适合初学者,和电路关系密切;VHDL建模层次稍高。建议初学者从Verilog开始。 |
[2004-12-21 10:45:00] |
[问:bmygg] |
另外还想问一下有关流水线的设计方法,是否就是在每个step后面增加d触发器,能否提供一些参考资料和参考设计。谢谢! |
[答:Altera Expert] |
在step后可以加触发器,也可以是fifo,您可参阅关于逻辑的设计规范。 |
[2004-12-21 10:47:22] |
[问:encaon] |
采用ALM结构有那些优点?它对速度和容量的贡献有多大? |
[答:Altera Expert] |
The primary advancement of ALM is that you could implement from 1 to
7 LUT in one ALM, because it is a "adaptive" structure.
On the structure, the logic level could be reduced, so the speed increase.
Thanks |
[2004-12-21 10:48:45] |
[问:yunhan_lu] |
请问在数字信号处理方面,Altera Stratix II FPGA能否达到同dsp器件相当的性能。 |
[答:Altera Expert] |
FPGA中的DSP块只是DSP器件中关键的乘加模块,不含有指令、数据存储运算等。在关键模块上,90nm StratixII可以达到与DSP器件一致或更好。
Adam |
[2004-12-21 10:56:22] |
[问:yiyong_h] |
在使用贵公司的cpld芯片开发成功后,如何快速转换到asic定制芯片的制造,有软件支持吗
? |
[答:Altera Expert] |
目前Altera的高密度FPGA支持HardCopy,它是一种结构化ASIC。从FPGA到HardCopy的设计流程,在Quartus
II中就能够实现。 |
[2004-12-21 10:57:14] |
[问:huangjp] |
Stratix II FPGA支持哪些I/O标准,可直接用于5V环境吗? |
[答:Altera Expert] |
Straix II支持大多数业界I/O标准,包括单端,差分和伪差分。不支持5V. |
[2004-12-21 10:58:20] |
[问:zlhaii] |
我是一个FPGA新手,以前用过lattice的gal,但我马上要有一个设计项目,肯定要用到fpga,但对于一个新手来说,入门是否比较难,另外Altera
的fpga的开发工具是否可以方便得到,若使用fpga进行设计,需要准备哪些知识?
非常感谢 |
[答:Altera Expert] |
Altera的Quartus II Web Edition是完全免费的,而且可以满足绝大部分的设计需求。 |
[2004-12-21 10:59:32] |
[问:maxplus] |
Stratix 和 Stratix II 之间最大的区别是什么呢?我现在正在使用EP1S80芯片 |
[答:Altera Expert] |
结构上不同了,您可参阅Stratix 和 Stratix II 的handbook , |
[2004-12-21 11:00:04] |
[问:zhangxjl] |
Stratix II的价格相比同类型的Stratix如何? |
[答:Altera Expert] |
因为工艺更新,架构更优化,所以StratixII比同等规模Stratix便宜很多。
Adam |
[2004-12-21 11:00:43] |
[问:jhguo] |
直接在quartusII中直接综合hdl语言性能和使用第三方工具(如synplify)相比如何? |
[答:Altera Expert] |
比较难说,要视具体的设计而定。应该说两者各有千秋吧,Quartus II集成的综合工具QIS进步非常快。 |
[2004-12-21 11:01:20] |
[问:lee_skycau] |
在使用Altera的CPLD器件的时候,在Max+plus II 下怎么对编译综合进行优化设置,在编程的时候要注意那些方面,使用Quartus对在CPLD应用上又有那些好处。谢谢! |
[答:Altera Expert] |
We have many document and training for customer to optimize their design
and how to use Max+plus II to implement it. please contact our local FAE
or distributor FAE for support. thanks |
[2004-12-21 11:01:30] |
[问:encaon] |
Stratix II称为最大容量的FPGA,是否它的单元面积最小还是它的芯片面积最大? |
[答:Altera Expert] |
是逻辑资源(LE)最多。 |
[2004-12-21 11:01:56] |
[问:luogongqiang] |
Stratix-II的设计软件是否和Xilinx的Virtex-4的兼容?有何差别? |
[答:Altera Expert] |
不同FPGA厂家的后端工具(Place&Route)都是不兼容的。 |
[2004-12-21 11:03:09] |
[问:bmygg] |
各位专家好,我们正在利用2s60进行64bit的浮点运算,请问altera除了有一个浮点乘法的megafunction之外,还有没有其他的资料或者ip等? |
[答:Altera Expert] |
目前没有。 |
[2004-12-21 11:04:39] |
[问:lujunfeng111] |
请问cyclone II是否采用了ALM? |
[答:Altera Expert] |
没有。Cyclone II是LE结构,和Cyclone类似。 |
[2004-12-21 11:05:11] |
[问:chenco511] |
Alter stratix FPGA主要应用在哪里 |
[答:Altera Expert] |
通信、工业、计算、消费类电子、汽车...任何只要用户想到的地方。 |
[2004-12-21 11:06:43] |
[问:zhfewq] |
可内嵌处理器核吗?
何种硬核?何种软核?
支持何种RTOS?
开发环境内是否有IP core?使用需付费吗?开发环境内是否有C编译器?
FPGA内部能多大的RAM块? |
[答:Altera Expert] |
All altera"s FPGA except very old famliy can implement embedded soft
processor core - Nios or Nios II. it could support most popular RTOS or
OS such as MicroC/OS II, ucLinux, ECOS etc.
This soft processor core is Royalty-Free. and we also provide a free integrated
Development Environment(IDE), which included C/C++ compiler,linker and
Debuger. thanks |
[2004-12-21 11:07:45] |
[问:regar] |
是不是现在的quartus对stratixII支持仍有问题? |
[答:Altera Expert] |
No problems! |
[2004-12-21 11:08:07] |
[问:halberd] |
请问Stratix-II的ALM是如何相对过去的LE或LUT加触发器的结构有更大的利用率的?另外,请简单介绍一下Stratix-II是如何达到降低成本的,因为我听说它的价格相当有优势? |
[答:Altera Expert] |
Stratix-II的ALM采用了新的结构而得到了更大的利用率,Stratix-II采用了新的芯片结构以及新的生产工艺何达到降低成本的目的 |
[2004-12-21 11:08:47] |
[问:xiong
guohai0096] |
sopc的适时操作系统是什么? |
[答:Altera Expert] |
ucOS, linux, KROS, uCLinux等。 |
[2004-12-21 11:09:14] |
[问:hylt] |
国内有哪些比较好的学习Stratix II FPGA的实验平台? |
[答:Altera Expert] |
您可购买Altera的实验板 |
[2004-12-21 11:09:32] |
[问:yiyong_h] |
如何将设计转换为asic |
[答:Altera Expert] |
可以实现从Altera FPGA到HardCopy的无缝、0风险转换。 |
[2004-12-21 11:10:02] |
[问:luogongqiang] |
和第一代Stratix相比,Stratix-II FPGA的利用率有何改进?一般能达到多高? |
[答:Altera Expert] |
Stratix II have new ALM architecture, which could implement from 1 to
7 LUT in one ALM, but the utility depends on you design, you could verify
it in our Quartus II software. thanks |
[2004-12-21 11:10:29] |
[问:dyac] |
场地总线的网络控制器采用FPGA哪一种更合适 |
[答:Altera Expert] |
由于性能要求不高,可以考虑低成本的Cyclone或Cyclone II系列。 |
[2004-12-21 11:15:12] |
[问:maeleton1] |
请详细说明TriMatrix存储器.M-RAM区块有何特色? |
[答:Altera Expert] |
TriMatrix memory consists of three types of RAM blocks: M512, M4K,M-RAM. |
[2004-12-21 11:17:06] |
[问:maeleton1] |
Stratix-II能支持的外接存储器接口有那些? |
[答:Altera Expert] |
StratixTM II devices support a broad range of external memory interfaces
such as double data rate (DDR) SDRAM, DDR2 SDRAM, RLDRAM II,
QDRII SRAM, and single data rate (SDR) SDRAM. Its dedicated phaseshift
circuitry allows the Stratix II device to interface with an external
memory at twice the system clock speed (up to 300 MHz/600 Mbps with RLDRAM
II). In addition to external memory interfaces, you can also use
the dedicated phase-shift circuitry for other applications that require
a shifted input signal. |
[2004-12-21 11:17:58] |
[问:yunhan_lu] |
我们一直使用Xilinx产品,现在想转向到Altera。请对两家产品作一下比较,是我们转向的理由更充分些。谢谢 |
[答:Altera Expert] |
对两家产品的比较,包含很多内容。
我只能列举一些Altera优势,作为你转向的参考:
1、工艺稳定、成品率高,导致价格相对较低。
2、由于结构优化、工艺先进,导致性能较好。
3、由全球最大代工厂TSMC生产,导致供货品质和货期有保障。
4、另外,在Altera器件中还有不少特性会更适于你的需求。
Adam |
[2004-12-21 11:18:47] |
[问:laoyang0708] |
请介绍一下Altera Stratix II FPGA是否提供有ARM的IP核,以集成到自己的产品中。
如果没有,如何获得授权,若获得ARM的IP核,该系列的开发环境是否支持?
一个外行 |
[答:Altera Expert] |
没有ARM硬核,但是可以嵌入基于ARM架构的NIOS软核。
若寻求ARM授权,须询问ARM公司是否可以提供基于Altera平台的核与开发包。
Adam |
[2004-12-21 11:26:50] |
[问:lujunfeng111] |
怎样使用LogicLock提高设计性能?高层模块在调用低层使用了LogicLock的模块时,是否需要同时调用低层模块相关的参数文件? |
[答:Altera Expert] |
请参阅QII的帮助文件关于logiclock的设置,您不需要调用相关的参数文件。 |
[2004-12-21 11:27:08] |
[问:www.sctc.cn] |
Quartus II 3.0支持STRATIX II吗? |
[答:Altera Expert] |
不支持。推荐使用最新的Quartus II版本,目前是4.2。 |
[2004-12-21 11:27:28] |
[问:lujunfeng111] |
Stratix II能够提供的内部最快时钟频率是多少(比如:最快的计数器翻转频率)?最快的内部系统时钟频率又是多少? |
[答:Altera Expert] |
这个参数与设计有关,需要看您的设计能到多少 |
[2004-12-21 11:28:36] |
[问:lujunfeng111] |
是不是今后Altera的FPGA都会采用ALM来衡量芯片的内部逻辑资源? |
[答:Altera Expert] |
暂时只有StratixII是这样的,并未确定以后所有器件都是这一规划。
Adam |
[2004-12-21 11:30:00] |
[问:yunhan_lu] |
Altera Stratix II FPGA的系统架构如何,应对此款FPGA,对设计开发人员有什么特殊要求,也就是需要哪些新的知识? |
[答:Altera Expert] |
相对Stratix,Straix II在结构上的改进主要是其ALM结构。它在资源使用率和性能的一个完美的结合。关于如何使用ALM,Altera会给出相应的Coding
Style,帮助用户设计出高性能,低成本的电路。 |
[2004-12-21 11:30:30] |
[问:xiaocz_njhc] |
请问,如何使用cyclone EP1C3为外部的DDR SDRAM提供差分时钟?如何输出?能不能提供关于DDR
SDRAM Ccontroller设计这方面的资料? |
[答:Altera Expert] |
使用PLL专用的输出管脚,或者使用DDR |
[2004-12-21 11:31:15] |
[问:cwschina] |
我在教学中过去使用MAXPLUSII,现在使用QUARTUSII,ALTERA公司优秀的芯片和软件为我的教学和科研提供了许多方便,我一直在推荐我的学生选择使用ALTERA的产品,请问专家,能否详细介绍一下ALTERA公司Stratix
II系列及QUARTUSII新版的优点。 |
[答:Altera Expert] |
这个问题太大了,您可参阅相应产品的handbook或相应的培训,在大学教师会议中有相应的培训内容。 |
[2004-12-21 11:32:04] |
[问:pgpugg] |
FPGA/CPLD器件的端口在与总线(如ISA总线等)连接时,是否需要驱动芯片隔离,据我所知ALTERA公司的产品在未变成前都是三态。 |
[答:Altera Expert] |
Yes,All Altera"s FPGA or CPLD"s user pins is tri-status, its could be
connected to bus directly, but for the reliability, you should use bus
isolated device as bus buffering. thanks |
[2004-12-21 11:32:54] |
[问:maeleton1] |
ALM的延迟有那几部分组成?为什么它的延迟要比Virtex-4的低? |
[答:Altera Expert] |
ALM比Virtex-4中的Slice的优点主要是:实现同样位宽的逻辑,ALM的逻辑级数会少。而且Stratix II的互连线也是平均快过Virtex-4的。 |
[2004-12-21 11:33:43] |
[问:boyfly] |
关于程序加载,altera有什么比竞争对手好的方法,比如lattice采用fpga内部设置flash,可以选择加载多个程序,altera有什么新的方法吗? |
[答:Altera Expert] |
Altera仍然沿袭以前FPGA的加载方法。
另外,嵌入Flash有时会带来成本的浪费,因为不少客户都采用CPU加载,从而并不需要FPGA内的Flash。
Adam |
[2004-12-21 11:34:17] |
[问:w7612] |
apex20 100e 使用一段时间,电流增大很多,是不是芯片已经损坏 |
[答:Altera Expert] |
芯片的功耗和环境温度以及逻辑的运行情况有关,当温度过高时结温就会过高导致漏电功耗加大,当逻辑输出为1时功耗要大于输出为0的功耗。 |
[2004-12-21 11:35:11] |
[问:meteor_chu] |
和其它FPGA相比, Stratix-II的设计安全性有何特别的地方?如何实现? |
[答:Altera Expert] |
Stratix II中有一个密匙,需要预先烧进去。而这个密匙是不需要外部的电池来保持的。在Quartus II中生成POF文件的时候,也采用同样的密匙,因此这个POF文件就只能在有密匙的FPGA中使用。 |
[2004-12-21 11:36:04] |
[问:meteor_chu] |
Stratix-II的DSP架构有何优点?它能完成的功能动有那些? |
[答:Altera Expert] |
Each Stratix II device has from two to four columns of DSP blocks to
efficiently implement DSP functions faster than ALM-based
implementations. One DSP block could implement:
Eight 9 × 9-bit multipliers
Four 18 × 18-bit multipliers
One 36 × 36-bit multiplier
Thanks |
[2004-12-21 11:36:11] |
[问:encaon] |
能否归纳一下,Stratix-II比Virtex-4在性能和架构上的优点? |
[答:Altera Expert] |
主要优点有:
1、全新ALM架构,节省资源、提高性能。
2、加密功能,提供给客户灵活的选择。
其实,最大差异在于生产厂家的不同:TSMC是全球最大的代工厂,提供的90nm工艺技术稳定,成品率高,有确实的供货品质与货期保障。
Adam |
[2004-12-21 11:40:28] |
[问:maeleton1] |
可否这样理解, Stratix-II比Virtex-4速度快,很大原因得益于它的输入数较多? |
[答:Altera Expert] |
最大原因是ALM新架构,造成资源占用少而性能高。
Adam |
[2004-12-21 11:41:40] |
[问:zzkeng] |
Stratix-II的工作速度能达到多高? |
[答:Altera Expert] |
这个要视具体的设计而定。内部逻辑可达~350Mhz。 |
[2004-12-21 11:42:51] |
[问:meteor_chu] |
Stratix-II中有没有动态相位对准(DPA)?采用硬件还是软件实现? |
[答:Altera Expert] |
有,硬件 |
[2004-12-21 11:45:38] |
[问:zzkeng] |
和软件相比,硬件DPA比软件DPA有何优点? |
[答:Altera Expert] |
硬DPA可以支持的速度较高,达到1Gbps。而软DPA只能达到600-700Mbps。
另外,硬DPA受外界电压、温度的变化影响比较小。
Adam |
[2004-12-21 11:45:49] |
[问:justforjob] |
对于无线网络及移动电话的应用如何? |
[答:Altera Expert] |
在无线基站和基站控制器上,Stratix 系列得到了大量的应用,主要有:网络协议处理,数字中频,以及高速数字信号处理等。
在无线终端上,则可以采用低成本、低功耗的FPGA系列Cycloen和CycloneII系列。或者是MAX II。 |
[2004-12-21 11:45:59] |
[问:boyfly] |
还有就是不同容量的stratixii的封装兼容情况如何? |
[答:Altera Expert] |
请参阅StratixII 的handbook或培训胶片 |
[2004-12-21 11:46:17] |
[问:柳军] |
请问,如何在fpga中加强保密性? |
[答:Altera Expert] |
你可以考虑使用StratixII的加密功能,AES 128bit。
Adam |
[2004-12-21 11:46:40] |
[问:LISONGWU] |
请问是否可以使用byteblaster对cyclone芯片进行配置呢?cyclone芯片可否在全5v的电压下工作? |
[答:Altera Expert] |
可以,cyclone芯片不可以在全5v的电压下工作 |
[2004-12-21 11:47:16] |
[问:ali_alala] |
Where could I get hardware reference
design of Stratix FPGA? |
[答:Altera Expert] |
You can go to www.altera.com to search some development kit or demo
board stuff for your reference. There are quite a lot of information,
and I am sure you will like it. |
[2004-12-21 11:47:35] |
[问:hehui525] |
我是初学者,请问学习这方面内容的先后顺序? |
[答:Altera Expert] |
语言-器件结构-工具-高级设计技巧... |
[2004-12-21 11:48:42] |
[问:boyfly] |
想问一下,除了altera自己的网站,还有什么专门介绍altera设计技巧的网站吗? |
[答:Altera Expert] |
由于Altera在业界有较高的知名度,所以在很多FPGA专业网站或论坛中都会涉及Altera器件的设计技巧。
如:www.fpga.com等。
Adam |
[2004-12-21 11:50:51] |
[问:lujunfeng111] |
除了采用blocklogic外,quartus软件还提供了哪些提高设计性能fmax的方法和途径? |
[答:Altera Expert] |
在Quartus II中有许多控制开关,可以进行fmax优化。
尤其是网表优化和物理综合,是业界唯一的FPGA供应商能提供的优化功能,效果非常号。 |
[2004-12-21 11:51:07] |
[主持人:ChinaECNet] |
恭喜您,清华同方电子科技有限公司的yunhan_lu经过电脑抽奖您在本次座谈中获得一部MP3播放器。请网名为yunhan_lu的用户与中电网联系(8610-82888222-7008
或 lilin@chinaecnet.com)。 |
[2004-12-21 11:51:51] |
[问:liyajing] |
请问,QUARTUSII不同版本对同一设计的综合和布线是否不同?为什么我的设计用4.0和4.1做出来的仿真结果不同呢? |
[答:Altera Expert] |
不同版本的结果不一样也是正常的。 |
[2004-12-21 11:52:18] |
[问:79685508] |
请问altera是否有提供查看FPGA内部RAM或RAM数据的工具? |
[答:Altera Expert] |
有!不仅可以查看,还可以在线编辑RAM内容。 |
[2004-12-21 11:53:37] |
[问:zengnz] |
请比较一下ALTERA提供的综合工具和第三方综合工具的优劣。 |
[答:Altera Expert] |
各种工具都有它们的优缺点,不能一概而论 |
[2004-12-21 11:54:20] |
[问:feiming] |
What"s the best way for beginners to start?
Any good online resources? |
[答:Altera Expert] |
您可以先从网上的一些学习资料或论坛开始 |
[2004-12-21 11:55:36] |
[问:zhouyiguang] |
从哪里可以购买到Altera的实验板,购买实验板需要注意哪些问题? |
[答:Altera Expert] |
可以联系Altera的代理商购买。Arrow, Cytech.
Adam |
[2004-12-21 11:56:01] |
[问:bmygg] |
2:占用资源太厉害,仅一个64bit的除法操作,居然占用了2s60大约30%的ALUs(没有用内部dsp单元,不知道如何能利用),这显然是无法接受的。
3:相比较,altera的64bit浮点乘法的效果要好得多,6级流水线可以跑到大约100m,即使不使用dsp单元,也仅用了不到2000个ALUs。
希望专家能够给出一些意见和建议,谢谢,本人的联系方法 |
[答:Altera Expert] |
1\您可将除法转为乘法,使用altera的ip实现
2\您可使用一些商用IP
3\您可使用EDA的优化工具进行优化 |
[2004-12-21 11:58:43] |
[问:boyfly] |
通过和xilinx的同规模器件的比较,可以看出性能比xilinx高出很多,请问价格比较的结果如何 |
[答:Altera Expert] |
我们这里不讨论商务因素。 |
[2004-12-21 11:58:50] |
[问:meteor_chu] |
Stratix-II的时钟如何分布?有多少个嵌入的PLL? |
[答:Altera Expert] |
StratixII有Global Clock和Regional Clock两种时钟资源,共48根。
最多有12个PLL。
Adam |
[2004-12-21 11:59:20] |
[问:boyfly] |
我比较关注静态时序分析,altera的quartusii的性能如何,能进行哪些分析内容? |
[答:Altera Expert] |
STA可以进行时序约束,对Tsu/Tco/Tpd/Th等进行分析。
Adam |
[2004-12-21 12:02:00] |
[问:boyfly] |
请问,你们说的逻辑级数是如何定义的呀?谢谢 |
[答:Altera Expert] |
在传统的LUT结构的FPGA中,在路径的两个寄存器之间,穿过一个LUT我们称为一级逻辑。穿过一个ALM也叫一级逻辑。逻辑级数越多,延时越大。当然,走线延时的影响也是很大的。 |
[2004-12-21 12:04:15] |
[问:lujunfeng111] |
现在正在使用EP1C6-6的器件,其内部RAM的最大读取速率能够达到多少? |
[答:Altera Expert] |
RAM的本征访问时间很短,能达到300M左右的速率。但若加上RAM入口、出口的延时,就有所降低。
Adam |
[2004-12-21 12:04:39] |