主题:在您的设计中,轻松实现PCI Express |
在线问答: |
[问:yangchl] |
不知道您介绍的产品是不是必须和philips的PCI Express PHY配合使用? |
[答:Wayne] |
应该不是的 还有其他的选项 如TI的 |
[2005-11-1 10:27:01] |
[问:smx64098] |
如果需要在工控方面使用PCI EXPREss(自己做的机箱和CPU),机箱内插5-7块插件,怎样实现?
PCI EXPRESS 实现方式怎样完成?即主CPU怎样与各个插板进行接口?需要多少对芯片? |
[答:Sijun] |
你现在可以看刚才的应用FPGA应用方面-1的演稿. |
[2005-11-1 10:27:17] |
[问:shxlm] |
megecore是在quartus中使用的吗?ipcore如何取得?? |
[答:Gary] |
Yes. It can be used in Quartus II 4.1 and higher...
You can download the IP Core from www.altera.com |
[2005-11-1 10:27:40] |
[问:wzy962] |
PCI,PCI-X,PCI-Express这几种接口的联系和区别 |
[答:Allan] |
All these interfaces are used to function as chip to chip connections,
the maximum performance for pci is 66Mhz, pci-x can reach 133Mhz.
Pci-express is a a successor standard of pci, not like pci or pci-x, it
is a serial io standard.
For more information, please go to http://www.altera.com/products/ip
/iup/ipm-index.jsp |
[2005-11-1 10:31:26] |
[问:jack_jack2] |
pci与pci_express最大的区别是什么? |
[答:Mikeson] |
PCI express支持的速度和带宽比pci要高的多,pci express满足了日益发展的通信设备和计算机的需要,是将来的发展趋势。直观上说,就像ISA插槽被pci插槽替换一样,PCI
EXPRESS也将替换PCI. |
[2005-11-1 10:31:59] |
[问:americ] |
PCI-Express megaCore FPGA内部接口,挂接在哪种总线上?
|
[答:Gavin] |
如果是Stratix-gx,有专门的高速tranceiver,没有tranceiver的FPGA,比如cyclone和stratix就需要外部的PHY |
[2005-11-1 10:32:07] |
[问:unicorn] |
解释一下,megacore的时钟方案,包括原时钟,本地时钟和如何防止时钟漂移 |
[答:Sijun] |
megacore中,生成时候会出现相对应的约束文件,你生成MEGACORE后可以加入此文件.
你的提问中"原时钟"-->晶体时钟. "本地时钟"-->>PLL output or local clock.
"始终飘移"-->约束问题,其余就是数据对时钟的飘逸,DPA解决. |
[2005-11-1 10:32:14] |
[问:forrest1] |
我用stratix2s90,请问最多能用多少lane?在不同时钟域的数据传输是如何保证的?可有PCI Express这方面的资料? |
[答:Allan] |
2s90 is a device without transciver, you can only implement pci-express
with PIPE interface and external PHY.
As to the documents on pci-express, please go to http://www.altera.com/products/ip/iup
/pci-express/ipm-index.jsp |
[2005-11-1 10:33:20] |
[问:caohh] |
可以介绍一下在Quartus II中如何使用ipcore吗 |
[答:Sijun] |
你可以使用tools->megawizard 然后你就可以选择你所使用的IPCORE和配置一些参数,你可以上ALTERA的WEBSIT上搜索MEGEWIZARD,谢谢. |
[2005-11-1 10:34:06] |
[问:kinxieer] |
PCI Express的前景如何,如何更大范围的利用这种新的规格呢 |
[答:Allan] |
this is a big question, as I know, more and more customers are using
pci-express standard to do chip level connections. |
[2005-11-1 10:34:30] |
[问:plane] |
IP 工具台配置好Altera PCI IP核后,如何进行仿真?方法有哪些?谢谢! |
[答:Jason] |
When you configure the pci ip by megcor tools .It can generate the test
module.you can simulate it in modsim_altera environment. |
[2005-11-1 10:35:13] |
[问:candyman] |
我没做过PCI但非常想知道其中时延是否很难控制,因为以前作ISA接口都控制不好 |
[答:Gary] |
No, It is easy to control the timing of PCI Bus. You can use PCI constraint
file under the installation directory. Thanks! |
[2005-11-1 10:35:34] |
[问:asaa] |
你好:
我想用FPGA做一个兼容UVGA的PCI接口控制器,外接sdram,该核的映射地址支持固定映射吗 如0xA0000 ,现在ALTERA的FPGA性价比如何呢,与其他的公司比较
谢谢 |
[答:Wayne] |
ALTERA的FPGA性价比与其他的公司比较的话是有很大的优势
还有一个值得关注的问题就是 到货周期 ALTERA的到货周期比较准时
映射地址支持RAM地址映射 |
[2005-11-1 10:35:49] |
[问:muzic] |
除了计算机技术,您认为PCI Express在其他领域会有怎样的前景?例如嵌入式 |
[答:Sijun] |
是将来解决数据传输瓶径的一个解决途径.嵌入式已经有些开始使用,NIOS下一代将加入PCI express IPCORE |
[2005-11-1 10:36:26] |
[问:americ] |
在系统中,需要连接显卡(x16),两个gigabit(double x1)或一个dual
port gigabit(x4),
是不是仍然需要一个switch才能连接它们? |
[答:Wayne] |
是的 |
[2005-11-1 10:37:12] |
[问:liuzhaoquan] |
在CycloneII器件上如何能实现与PC模块的PCI Express互连? |
[答:Jason] |
You should add the phy device.Otherwise you should use our stratix-gx
device to finish this function. |
[2005-11-1 10:37:33] |
[问:wx_qzfilter] |
在设计电路的时候,遇到很多信号窜绕问题,有没有什么好的解决方法? |
[答:Gary] |
You should take care of the impedance matching while you design the
PCB. While you find that the SI problem, you can change the current strength
from the Chip Editor. |
[2005-11-1 10:38:16] |
[问:cqfeiyu] |
请问有PCI Express详细例程下载吗?EPM7128SLC84-6能实现PCI接口吗?有EPP转ISA接口的例程吗? |
[答:Allan] |
Altera has pci-express IP core,http://www.altera.com/products/ip
/iup/pci-express/ipm-index.jsp
epm7128 cannot support pci interface, it is a cpld device |
[2005-11-1 10:38:17] |
[问:jlvfeng] |
请问PCI EXPRESS结合FPGA技术在工业领域有什么样的应用潜力,谢谢! |
[答:Mikeson] |
PCI EXPRESS是PCI-SIG制定的标准,原则上说只要数据传输遇到瓶颈都会采用。现在我们看到的是应用ALTERA的Stratix
Gx,stratix+PMC Sierra"s PHY在工业服务器中的应用。
随着低成本的cyclone II+TI"s PHY的推出,用户的选择范围将更为广阔 |
[2005-11-1 10:38:47] |
[问:dogdogpig] |
目前是否全部的开发板都可以试用?另外原理图是否也提供给我们?谢谢 |
[答:Gavin] |
前面演示文档提到的都可以。具体信息可以联系当地的代理商,或者访问我们的主页http://www.altera.com.cn/ |
[2005-11-1 10:39:11] |
[问:yuriyue] |
用CYCLONE的芯片能实现PCI-EXPRESS吗? |
[答:Jason] |
yes,but you should add the phy device. |
[2005-11-1 10:40:50] |
[问:doctor483260] |
第八页中所讲的网址是什么?没有听清楚 |
[答:Mikeson] |
http://www.altera.com/pciexpress |
[2005-11-1 10:41:14] |
[问:leonqin] |
采用PCI-E接口,是不是软件按照PCI的编写就行了 |
[答:Sijun] |
采用PCI-E接口,软件不能简单按照PCI的编写.你需要看IPCORE,PCI local bus 和PCI-E的local bus的接口的不通的地方. |
[2005-11-1 10:43:11] |
[问:puradrm] |
怎样实现vhdl源代码的保密性? |
[答:Gary] |
In fact,The VHDL source code don"t have the security feature. The security
feature is depend on device. You can use CPLD for your project.Because
it based on flash/CMOS/EEPROM. |
[2005-11-1 10:44:20] |
[问:unicorn] |
pci-e也应该有主和从设备的区别,请问,那么才采用主从配置的时候,如何保证时钟同步呢? |
[答:Sijun] |
pci-e接口和PCI接口有所区别.PCI是走的并行数据,PCI-E的串行数据,如果你使用STRATIX GX,里面有TRANCEIVE
中可以解晰出时钟.CYCLONEII 和STRATIX II,需要外部的PHY. |
[2005-11-1 10:46:48] |
[问:leonqin] |
采用外部PHY,实现X1的PCI-E,需要多少LE |
[答:Gary] |
It is based on device architecture.For Cyclone II device, it need 8K
LEs.For Stratix GX,it need 9.4K LEs,for Stratix II,it need 6K LEs. |
[2005-11-1 10:47:35] |
[问:leonqin] |
现在altera有cycloneII+PHY的评估版吗 |
[答:Wayne] |
是的 有的 请你和当地的经销商联系
如 文晔公司 骏龙公司 艾睿公司等经销商 |
[2005-11-1 10:47:59] |
[问:leonqin] |
altera推荐采用哪款PHY呢 |
[答:Gavin] |
在24页演示文档有提到:altera和PMCCL合作紧密。你可以返回重听一下。 |
[2005-11-1 10:48:40] |
[问:zxt791120] |
你好: CPLD管脚输出信号一般都在4V左右,而且其波形的上升或下降沿处都会有很大的过冲,并逐渐衰减振荡到稳定值。
想问下如何能消除信号的过冲? |
[答:Gary] |
You can use pull up resistance to resolve the issue. I advice that 4.7K
is OK. |
[2005-11-1 10:48:40] |
[问:fangxy_whu] |
PCIE协议中和网络协议有很大的相似,那么PCIE和网络这两种通信协议会不会合一 |
[答:Sijun] |
他们都有各自的优点.短时间内不可能合并,谢谢. |
[2005-11-1 10:49:25] |
[问:zhngjnpng911] |
请详细解释 Intel PIPE接口。 |
[答:Gary] |
For PIPE interface is not inculding internal PHY.
Logical Interface Definition between PHY & MAC Sub-Layers
Used Between Cells in ASIC, or Discrete PHY & MAC Devices
Defacto Standard Developed by Intel |
[2005-11-1 10:50:33] |
[问:huangrui111] |
如何在fpga中实现pci-express接口,IP CORE是否收费,大约多少钱? |
[答:Jason] |
You can use our megcore tools.IP core is not free.About the price you
can contact the altera dist..Such as..Achieva company. |
[2005-11-1 10:50:59] |
[问:fangxy_whu] |
你们有目前有那些器件能将PHY做在器件内 |
[答:Gavin] |
主要是Stratix-gx和stratixII-gx,而stratixII-gx采用先进的90nm工艺,将会提供给客户更高性能和更低成本。 |
[2005-11-1 10:52:17] |
[问:unicorn] |
PCIE串行线可以传多远?什么接口?怎么匹配? |
[答:Mark] |
需要考虑您的传送介质,PCB板,同轴电缆,还是光纤, |
[2005-11-1 10:52:48] |
[问:szliu] |
Altera MegaCore有哪些功能 |
[答:Gary] |
It include two kinds Core.
1. Developed by Altera self.Such as PCI,FIR,FFT,NCO...
2. Developed by AMPP(Third Party)...
You can view the core form the following link:
http://www.altera.com.cn/products/ip |
[2005-11-1 10:53:28] |
[问:shxlm] |
请问有pci express的设计参考文档吗? |
[答:Wayne] |
有的. ALTERA 有DEMO板 |
[2005-11-1 10:53:40] |
[问:caohh] |
phy具体指什么?初学者 |
[答:Sijun] |
由于cycloneII 和 stratixII中没有tranceiver,需要对数据进行打包,串行化,类似与ethernet 中的phy |
[2005-11-1 10:53:46] |
[问:zhngjnpng911] |
接口会占FPGA多少逻辑单元? |
[答:Jason] |
The resource of IP core will not same in different device.Such stratixII
,the minimal LEs about 8400LEs.You can find the answer in http://www.altera.com.cn/products
/ip/iup/pci-express/m-alt-pcie1.html |
[2005-11-1 10:54:13] |
[问:萧骥] |
可以留一个软件工程师的联系email吗?感觉niosII的编程难度很大,需要请教好多问题,谢谢! |
[答:Gary] |
You can contact our disty FAE for the technical issue in your area.
like Cyctech, Arrow.... |
[2005-11-1 10:55:17] |
[问:encaon] |
请推荐与Altera Cycone II配合最后的外部PHY。 |
[答:Sijun] |
你可以看刚才PPT推荐的PHY厂商和ALTERA网站上LIST.同时也要结合国内是否能买到货物. |
[2005-11-1 10:56:39] |
[问:shxlm] |
开发板可以试用?一般多少钱可以买到pci express系列的开发板 |
[答:Gary] |
You can contact 0571-87552869,Johnson can help you. |
[2005-11-1 10:56:52] |
[问:shxlm] |
奥,是不是pci express不能使用嵌入的核 |
[答:Sijun] |
"是不是pci express不能使用嵌入的核"是指NIOS吗,现在NIOS不支持,下一代就支持了.不过你可以使用NIOS的接口,转换一下就可以和PCI
EXPRESS互连了. |
[2005-11-1 10:59:09] |
[问:zhngjnpng911] |
端点ROM扩展是指片上ROM还是外置ROM? |
[答:Mark] |
可以片内也可以外置,一般片内存储空间足够放在片内 |
[2005-11-1 10:59:14] |
[问:zhngjnpng911] |
请解释一下PCI-SIG测试方法。 |
[答:Gavin] |
你可以回看前面的讲稿14和15页,如果需要更详细的信息,可以访问http://www.altera.com.cn/literature
/ug/ug_pci-express.pdf |
[2005-11-1 10:59:25] |
[问:szdiablo] |
相同容量的Stratix II会比Stratix更便宜吗? |
[答:Sijun] |
stratixII 是采用90nm公司,价格应该更便宜.谢谢. |
[2005-11-1 10:59:42] |
[问:szliu] |
串行PCI Express比并行PCI总线接口有什么主要的优点? |
[答:Gary] |
The most important feature is high speed,point to point,Suitable for
endpoints (including nontransparent bridges) |
[2005-11-1 11:00:02] |
[问:ecnan
jing_EBY7E] |
把PHY集成在同一片上,功率方面有何考虑? |
[答:Gary] |
If you use internal PHY,the total power consume is lower than external
PHY+FPGA. |
[2005-11-1 11:03:30] |
[问:fangxy_whu] |
方面透露你们的PCIE的IP核的市场价,提供的是什么核:固核,硬核还是软核 |
[答:Mikeson] |
PCIE的IP核取决于配置,就拿配置在1-Lane (x1)
来说,市场价格在17000US$.价格是完全可以探讨的,细节可以咨询Altera的代理。 |
[2005-11-1 11:03:46] |
[问:qwic] |
请问PCI-E的MegaCore能否被NiosII所支持? |
[答:Sijun] |
现在还不支持,下一代将支持,不过你的可以自己写一个COMPONENT接到AVALON BUS就可以了. |
[2005-11-1 11:04:50] |
[问:encaon] |
请解释一下Stratix II的非易失设计安全性。 |
[答:Gavin] |
stratixII内部有非易失的128-bit AES Key,用户可以设置达到安全性设计。 |
[2005-11-1 11:05:18] |
[问:shxlm] |
有相关的试用NIOS接口进行转换和pci express互连的资料吗??这一点不是很明白。谢谢 |
[答:Jason] |
About the pci express contact to the niosII,the IP Core not support
at present.the sopc build not ready.But you can setup the pci-e as a compont
by the sopc builder. |
[2005-11-1 11:07:43] |
[问:encaon] |
HardCopy II结构化ASIC是如何降低成本的? |
[答:Mikeson] |
hardcopy可以和Stratix无缝连接,成本是它的1/5。可以说是为stratix提供了保险。hardcopy II是同样的道理。 |
[2005-11-1 11:08:00] |
[问:ecnan
jing_EBY7E] |
PCI Express在DTV上有应用吗? |
[答:Wayne] |
是的 .会很有用处的. 如:DVB信号进入板卡, 如果是大容量的电视信号, 可能从板卡到主板就是传输的瓶颈, 传统的PCI可能就会不能胜任. 还有就是DVI接口都是上G
的传输速率, 如果需要CPU的运算和交互数据, 那么一般的PCI也是不能胜任的. |
[2005-11-1 11:08:14] |
[问:americ] |
是否可以 在SOPC中使用PCI Express Compiler
与NIOS相连?
是否有NIOS通过PCI-E 与外部设备通讯的例子? |
[答:Sijun] |
现在NIOSII还不支持PCI-EXPRESS,需要自己写LOGIC和AVALON总线连接.NIOSII中的是PCI COMPILER,谢谢. |
[2005-11-1 11:08:41] |
[问:szliu] |
PCI Express的系统架构有什么特点? |
[答:Gary] |
It can offer expand bridge and multi-endpoints to multi-endpoints link.For
detailed information,you can view the presentation about the system architecture. |
[2005-11-1 11:09:49] |
[问:Deng] |
采用Altera的PCI Express MegaCore具有那些功能?能实现x8或以上通路吗? |
[答:Wayne] |
采用Altera的PCI Express MegaCore可以实现 X1,X4. |
[2005-11-1 11:09:49] |
[问:shxlm] |
请问pci在上海有代理点?如果有,告诉一个取得pcie的上海代理点的电话。因为自己在上海。 |
[答:Gavin] |
altera在中国的所有代理列表:
http://www.altera.com.cn/corporate
/contact/con-index.html |
[2005-11-1 11:09:54] |
[问:reeveswang] |
PCI Express总线的数据误码率允许有多高?实际达到多高? |
[答:Mark] |
误码率需要看你的系统要求,及传送帧的大小,实际误码率需要看你的具体系统, |
[2005-11-1 11:10:18] |
[问:jackson2003] |
Altera的PCI Express解决方案,和PLX的相比,在性能和价格改革上有何优势? |
[答:Jason] |
Plx is the asic company,the type about the PCI-E is not configure again.But
our solution is used by FPGA,you can configure it by megacore,and you
can use our niosII,etc.. |
[2005-11-1 11:11:14] |
[问:jackson2003] |
如何确保PCI Express总线传输数据的安全性? |
[答:Sijun] |
因为STRATIX GX是个很成熟的产品,在TRANCEIVE可以达到3.1875G,对于PCI-EXPRESS数据传输肯定没有问题.对于CYCLONEII
STRATIX II,需要选用比较稳定的PHY. |
[2005-11-1 11:11:48] |
[问:szdiablo] |
你们使用fpga实现的x1或者x4 lane,每lane的速率是不是2.5G? |
[答:Gary] |
Yes. Each Lane can reach to 2.5G serial data. |
[2005-11-1 11:12:52] |
[问:Deng] |
PCI Express和高速总线Hyper Transport 在性能上和应用上有何差别? |
[答:Gavin] |
无论是工作形式还是技术规格,Hyper-Transport技术和PCI Express技术有不少相似之处。其实从定位来看,两者的利益冲突并不大。PCI
Express的服务对象更多的是电脑设备,而Hyper-Transport则成为高端网络设备的一个高带宽的解决方案,对于数据吞吐量巨大的网络路由器、交换机来说,Hyper-Transport的确可以满足它们。所以针对市场的不同使它们的可比性也大为降低。 |
[2005-11-1 11:13:47] |
[问:szdiablo] |
那些推荐的PHY可以在设计中换成另外的厂家的产品吗?如果可以,要做哪些改变?注意些什么? |
[答:Sijun] |
类似EHTHERNET的PHY,肯定是可以的,主要看PHY用户边的接口信号和它的电气参数.如果是PIN-PIN兼容是最好了. |
[2005-11-1 11:14:01] |
[问:americ] |
哦,现在PCI-Express megacore 仅支持到x4,如何连接显卡(大多x16)?
|
[答:Allan] |
the next version of this core will support x16 mode |
[2005-11-1 11:14:59] |
[问:sfslx] |
买开发板包括IP核的价格吗 |
[答:Gary] |
You can view the following link about disty:
http://www.altera.com.cn/corporate
/contact/con-index.html |
[2005-11-1 11:15:27] |
[问:wangbina] |
用EPM1270 做普通pci接口可不可以,需要多少逻辑单元? |
[答:Jason] |
Yes,it can .About the resource is not same with master and target.you
can find answer on Altera Web site.BYW,it can replace the plx9052/plx9030,But
the local bus is not same with the plx device,you should note it.You can
call the phone number 021-53080560. |
[2005-11-1 11:16:45] |
[问:enddy1980] |
您好:请问贵公司CPLD和FPGA在近几年内会不会继续提高它的逻辑密度,以及它的功耗问题如何解决?谢谢! |
[答:Allan] |
of course! Since the process is becoming more and more advanced from
.18 to .15.to .09, the consumption of power is becoming less and less |
[2005-11-1 11:16:47] |
[问:szdiablo] |
您刚才说PCIE可以在不同的介质上传播,可是PCIE是差分串行线,怎么可以在铜缆或光前上传播?只能在PCB上用吧?板内或者背板。 |
[答:Wayne] |
差分串行信号是可以在铜缆和光缆上跑的,只是要通过偶合变压器或光纤收发器 如CYPRESS的 HOTLINK
|
[2005-11-1 11:18:12] |
[问:bmygg] |
hi, i want to know whether dma controller
is intergrated in your pci-e ipcore? |
[答:Sijun] |
No.but it can support dma operation interface. |
[2005-11-1 11:18:27] |
[问:helenhll] |
pci-express 是串行的,pci是并行的,pci-express的速度能比pci快多少 |
[答:Allan] |
but the maximum speed of pci is 66Mhz, pci-express can reach 2000Mbytes/sec
for X1 mode, pci can only reach 133Mbytes/sec for 32 bit 33Mhz pci |
[2005-11-1 11:18:41] |
[问:Deng] |
请介绍Altera 的PCI Express Compiler的功能和价格. |
[答:Allan] |
for technical issues on pci-express,please go to http://www.altera.com/products/ip/iup/pci-express/ipm-index.jsp
For price issues, please contact your local sales |
[2005-11-1 11:19:34] |
[问:reeveswang] |
串行PCI Express, 对时钟有何特别的要求如抖动和相位? |
[答:Gary] |
If you use internal PHY, it depend on device feature. For Stratix GX
device, the Rx PLL jitter requirements is -100ps to 100 ps.
That is to say it depend on which device you will use, you should look
up the related device handbook about the PLL jitter.different devices
have different jitter requirements. |
[2005-11-1 11:19:37] |
[问:encaon] |
Stratix II和Stratix GX有什么区别和特点,分别适用什么级别的产品? |
[答:Allan] |
they are all high end fpgas from altera, but stratix gx has dedicated
transceivers.
stratix ii uses .09 process technology, stratix gx uses .13 technology |
[2005-11-1 11:20:44] |
[问:fangxy_whu] |
PCIE内部的缓存是不是越大越好 |
[答:Sijun] |
够用就好,用得合适,没有瓶径才是最好. |
[2005-11-1 11:21:08] |
[问:zhngjnpng911] |
用Altera FPGA设计PCI Express可以缩短点到点延时时间多少? |
[答:Allan] |
unclear question |
[2005-11-1 11:21:14] |
[问:caohh] |
请问可以用VHDL实现任意倍频吗 |
[答:Jason] |
No,you can"t finish the fractional frequency.I suggest you use our pll
to finish the complex frequency. |
[2005-11-1 11:22:13] |
[问:reeveswang] |
目前PCI Express总线的数据传输速率能达到所高?最高速率下的传输距离有多远? |
[答:Allan] |
the bandwidth of pci express is 2000Mbytes/sec for X1 mode.
The transmission distance is 40inch |
[2005-11-1 11:23:33] |
[问:riello] |
能否用单片FPGA来实现这些全部产品的功能? |
[答:Gary] |
Yes. We can use a single device to finish the entire function. Stratix
GX and Stratix II GX is OK, but you should select the right device for
related application,especial about the density and clock management requirement. |
[2005-11-1 11:23:39] |
[问:guahuahua] |
看到你们说PCI-E与VIA主板兼容,你们以前的PCI核也应该与VIA主板兼容吧,为什么我现在使用的ALTERA的PCI核不与VIA的兼容呢,INTELL的都能兼容,为什么? |
[答:Mark] |
这个和你使用的驱动有关,请检查您的驱动程序 |
[2005-11-1 11:24:30] |
[问:jasonlin] |
Altera PCI Express 解决方案是否通过了PCI-SIG的可靠性和兼容性测试? |
[答:Sijun] |
完全通过了,谢谢. |
[2005-11-1 11:24:46] |
[问:jasonlin] |
Altera的PCI Express解决方案是否能包括全部产品如端点,根端口,双模,转换器,物理层和验证IP? |
[答:Allan] |
pci express is only an interface for chip-chip connections.
For more information, please go to http://www.altera.com/products
/ip/iup/pci-express/ipm-index.jsp |
[2005-11-1 11:25:18] |
[问:riello] |
在实现PCI Express解决方案,Altera的Stratix GX, Cyclone
II和HardCopy有什么不同的优势? |
[答:Allan] |
stratix gx integrates the PHY in the FPGA, but when implemented in cyclone
ii device, you need to use external PHY.
Hardcopy is a structured ASIC. |
[2005-11-1 11:27:11] |
[问:guahuahua] |
你所指的X1、X4是外部的PHY,还是内部的,不是很了解PHY |
[答:Jason] |
x1,x4指的是串行的通道数目,如果x1,就是一路收发,你用x1,x4的话物理上也是不一样,一般x1是18针,x4是32针.你可以去看物理层解释,pci-e分为物理层(Physical
Layer)、数据链路层(Link Layer)、处理层(Transaction Layer)和软件层(Software Layer) |
[2005-11-1 11:27:59] |
[问:ecnan
jing_EBY7E] |
PCI Express外部双线通信模式能达多高速度? |
[答:Mikeson] |
理论上说x2 lanes,最高是2.5Gx2. |
[2005-11-1 11:28:26] |
[问:Deng] |
请介绍一下PCI Express 端点核和PIPE接口协层核. 能否免费提供?用那种FPGA实现较好?所采用的软件有那些? |
[答:Mark] |
请参考:www.altera.com/pciexpress
这个IP是收费的
您可使用Stratix GX 或Stratix II GX |
[2005-11-1 11:28:44] |
[问:kllyj2008] |
PCI Express 和AGP相比,有何优点? |
[答:Sijun] |
最主要是Performance Advantages.你可以给我发电邮,我给你对照表sijun.geng@achieva.com.hk |
[2005-11-1 11:29:29] |
[问:szdiablo] |
请问Stratix Gx内嵌的PCIe,千兆以太网MAC,PHY等是硬的吗?固定占用一定的逻辑单元和位置? |
[答:Mark] |
是使用硬核,是需要占用一定的逻辑单元和位置 |
[2005-11-1 11:31:05] |
[问:honghui525] |
怎么解决?用Quartus II 5.0 中CYCLONE 2做设计的时候都会出现这样的警告?
Warning: Timing characteristics of device EP2C5T144C8 are preliminary
|
[答:Jason] |
这个没有关系,因为目前我们的软件版本中用来仿真的timing模型还不是最终的,当然这是cycloneII的一部分型号.如果是cyclone就不会有这个问题,因为它是final版本的.在以后,cycloneII也会release最终的版本你可以上网站查具体日期. |
[2005-11-1 11:32:20] |
[问:shenqibin] |
nios IDE开发软件中是否包含ANSI C库函数以及C++库函数 |
[答:Mark] |
有的 |
[2005-11-1 11:32:26] |
[问:supernemocn] |
Stratix2的功耗多少? |
[答:Mikeson] |
取决于使用的器件和你的逻辑设计,Altera的Quartus II软件工具可以评估功耗。 |
[2005-11-1 11:33:23] |
[问:DirectCG] |
PCI Express的系统架构和PCI相比,有什么改进和优点? |
[答:Mark] |
更高的速度,更少的管脚,更少的PCB占用空间,更方便的传输,更高的性能
|
[2005-11-1 11:35:21] |
[问:DirectCG] |
What is the whole solution and what data throughput
I can expect out of the Altera FPGA solution for PCI Express? |
[答:Sijun] |
What is the whole solution--> statix gx no add phy.
what data throughput I can expect out of the Altera FPGA solution for
PCI Express? -->mode you use. X1 or X4 |
[2005-11-1 11:35:35] |
[问:jasonlin] |
PCI-SIG推出了PCI-Express 1.1规范是否比较完善,为广大用户所接受? |
[答:Gavin] |
PCI-SIG还推出的PCIExpress1.1规范,是Base、CardElectromechanical 和Mini Card Electromechanical规范的更新版本。并计划于2005年底开始PCI
Express 1.1的兼容性测试。
虽然是否为广大用户所接受有待验证,但各大厂商比如intel等都在PCI-Express大力投入,所以其前景还是明朗的。 |
[2005-11-1 11:35:56] |
[问:kllyj2008] |
能否详细介绍PCI Express 设计套件?EPSGX40有些什么功能?需要什么样配置?价格多少? |
[答:Gary] |
Hi, There are three kinds developmet kits.
1. PLDA company develop a development kit based on Stratix GX(EP1S25GXF1020).
2. PMC-Sierra QuadPHY 10GX (PM8358)used in PCI Express applications.
3.The PCI Express Compiler v2.0.0 will be released in conjunction with
Quartus II v5.1, adding preliminary support for Stratix II GX and x8 endpoints. Also,
Cyclone II support is added along with a pre-set PIPE specifically for
the TI x1 PHY. For EP1S40GX device,PCI Express
can be finished in internal PHY,because it has internal GXB block for
high speed management. Different device need different
configuration device. You can download the configuration handbook from
www.altera.com,it has detailed informaiton about the configuration.
For price issue,you can view http://www.altera.com.cn/corporate/contact/con-index.html,
and contact our disty. Thanks! |
[2005-11-1 11:36:03] |
[问:kllyj2008] |
请介绍PCI Express在HDTV上的应用有那些优势? |
[答:Wayne] |
主要是用在HDTV的图象处理和图象数据的交互(交换)时,
PCIE 本身不是HDTV的核心技术 只是为HDTV的应用提供一个没有瓶颈的通道 是一种传输接口解决方案 |
[2005-11-1 11:36:21] |
[问:kllyj2008] |
PIC express 的前途如何?会成为业界统一的标准吗, 将来会取代现有的PCI总线标准吗? |
[答:Jason] |
呵呵,这个标准是intel提出来的,以前是叫3GIO就是说是第三代的IO接口标准.PCI Express 1.0出现后,不仅原有的PCI、AGP总线拥戴者如此,就连许多各种不同的系统内部总线开发者,如AMD、VIA、SIS、ATi、nVIDIA等都无不提出对PCI
Express的支持,纷纷想把自己的总线技术加入到CPI Express技术之中,所以前景肯定是取代PCI不过时间会很久毕竟现在在台式机中还是PCI的天下。 |
[2005-11-1 11:36:50] |
[问:jiyou] |
最高传输速率下达到40inch,那么采用的是什么电平? 一般需要什么样的匹配? |
[答:Allan] |
if you have read stratix gx handbook, you will find the solution, that
is we use 1.5v pcml, for more information, please read gx handbook |
[2005-11-1 11:38:19] |
[问:leonqin] |
altera的PCI_Ecore的localbus的吞吐有多高 |
[答:Mikeson] |
Pci express支持2.5Gbps速率,因为它是点对点协议,还要看具体的通道.比如x1,x2,x4等等,现在Altera最高支持到x16 |
[2005-11-1 11:38:38] |
[问:jackson2003] |
Altera PCI Express IP内核,有没有许可证费用?能在那种FPGA上实现? |
[答:Allan] |
you need to buy a license if you want to use this core in your product,
but it is free to evaluate it. Of course this core will be implemented
in fpga |
[2005-11-1 11:40:50] |
[问:DirectCG] |
Altera 的PCI Express的PHY采用分立的方案,这有什么好处?和那种SERDES相配? |
[答:Mark] |
分立的方案 能够更灵活的实现PCI Express而不限于GX器件,
很多SERDES都可以相配,如:PMC-Sierra’s PM8358 QuadPHY 10GX serializer-deserializer
(SERDES) transceiver |
[2005-11-1 11:41:23] |
[问:meteor_chu] |
采用Cyclone II实现PCIE PHY,FPGA侧的工作量有多大?大概需要多少逻辑单元? |
[答:Gary] |
For X1 mode(1 Virtual Channels),8K LEs and 8 M4K RAM.
For X1 mode(2 Virtual Channels),10.8K LEs and 13 M4K RAM.
For X4 mode(1 Virtual Channels),8.7K LEs and 15 M4K RAM.
For X4 mode(1 Virtual Channels),11.5K LEs and 20 M4K RAM.
Cyclone II don"t support X8 mode till now. |
[2005-11-1 11:42:00] |
[问:songshuheng] |
请问altera公司是否为客户提供了相应的pci_express驱动程序开发工具? |
[答:Sijun] |
现在还没有.不过WEBSIT有相关文档资料. |
[2005-11-1 11:42:16] |
[问:jackson2003] |
什么是MSI中断模式?如何实现?这种中断模式有何好处? |
[答:Gavin] |
Message signaled interrupt(MSI). You can access the following website
for more informations.
http://www.altera.com.cn/literature
/ug/ug_pci-express.pdf |
[2005-11-1 11:42:20] |
[问:plane] |
如果对其感兴趣,进一步做了解,在哪里可以找到详细的相关资料? |
[答:Allan] |
please go to http://www.altera.com/products/ip
/iup/pci-express/ipm-index.jsp to download this core from altera and evaluate
it yourself
You can also go to http://www.pcisig.com/specifications
/pciexpress/ for the standard of pci express |
[2005-11-1 11:44:04] |
[问:meteor_chu] |
采用FPGA和采用ASIC来实现PCI Express总线,两者有何区别?那种较为优异? |
[答:Mark] |
这个实际上是FPGA和ASIC的区别,FPGA的灵活性高,生产成本高,开发成本低,ASIC灵活性低,ASIC的生产成本低,但开发成本非常高 |
[2005-11-1 11:44:29] |
[问:caohh] |
请问在Alteral的FPGA上实现HDLC有什么优势吗,最好选用哪个系列?谢谢 |
[答:Mikeson] |
取决于使用的逻辑资源的数量,设计要求,和价格压力,决定使用cycloneII还是stratix II,或者Stratix II GX. |
[2005-11-1 11:44:42] |
[问:kkwd] |
开发软件是什么? |
[答:Gary] |
PCI Express is just a IP Core,you can develop it in Quartus II software. |
[2005-11-1 11:44:44] |
[问:leonqin] |
altera用的phy是16bit的还是8bit的 |
[答:Wayne] |
PHY 应该没有这类问题的
CORE 是有这类问题的 CORE |
[2005-11-1 11:45:08] |
[问:leonqin] |
哪个版本的PCI-E CORE支持CycloneII啊,我在website上看到的datasheet说不支持CII啊 |
[答:Sijun] |
支持的,你可以在ALTERA 网站上下载最新的OPEN-PLUS MEGACORE.不过你要注意使用的资源问题. |
[2005-11-1 11:45:30] |
[问:reeveswang] |
PCI Express有双工性能,如何在双向传输中确保数据包的完整性? |
[答:Sijun] |
在FPGA内部是由FPGA内部解决,在外部高速数据传输,请遵循高速数据传输PCB设计规范.谢谢. |
[2005-11-1 11:47:47] |
[问:yufg324] |
MAC具体指什么 |
[答:Sijun] |
MAC(Media...所谓介质(Media),是指传输信号所通过的多种物理环境。 |
[2005-11-1 11:51:00] |
[问:plane] |
我正在做“1024点FFT IP核设计与仿真”,用Altera FPGA 哪一款性价比更好? |
[答:Wayne] |
CII比较好一点 |
[2005-11-1 11:51:37] |
[问:consun] |
请问STRATIX GX在光网络方面用的多不多? |
[答:Gavin] |
应用很广泛,比外挂SERDES达到更高的性能,比如替代一些agilent的SERDES。 |
[2005-11-1 11:52:04] |
[问:shxlm] |
请问:用quartus就可以直接设计pci express系列?? |
[答:Sijun] |
你需要安装PCI-EXPRESS的MEGACORE.然后就可以设计了.你可以在ALTERA WEBSIT下载.当然了,是OPEN-PLUS.用语测试. |
[2005-11-1 11:52:34] |
[问:szdiablo] |
请问PCIe除了支持点对点的接口模式外,是否也支持传统PCI那样的总线模式----分为master和target及需要一个arbiter? |
[答:Gary] |
Yes. Master/target application interface type for endpoint and root
complex designs.
For detailed information, you can look up PCI Express user guide. |
[2005-11-1 11:52:43] |
[问:萧骥] |
请问,1。在添加自定义器件的时候,是不是一定要写相应的_INSTANCE(name,
dev)和_INIT(name, dev)函数???为什么??
2。_regs.h文件中,不添加__IO_CALC_ADDRESS_NATIVE可以吗? |
[答:Mikeson] |
最好写相应的函数,这样便于软件系统的识别。
第二个问题不清楚想问什么,实现什么功能? |
[2005-11-1 11:53:43] |
[问:szdiablo] |
你没有回答清楚Altera pcie的localbus的吞吐量,是否在localbus上会成为瓶颈? |
[答:Sijun] |
Flexible Reference Clock Support
100, 125, or 156.25 MHz
64bit. locaobus上是和PCI-E配合的,不会成为瓶颈. |
[2005-11-1 11:55:34] |
[问:fangxy_whu] |
请问两个target设备通过PCIE能直接进行通信吗? |
[答:Sijun] |
都是TARGET,那由谁发起REQUEST?应该是不可以的.不过可以通过PCI-E SWITCH |
[2005-11-1 11:56:57] |
[问:leonqin] |
phy与fpga之间采用的宽度 |
[答:Mikeson] |
PCI express+PHY支持2.5G速率。 |
[2005-11-1 11:57:08] |
[问:shenqibin] |
nios|| IDE 可以运行c/c++程序,它是不是支持ANSI C 库函数和c++库函数,这些函数在哪?
哪个有没有介绍nios IDE下的c函数例子,如lcd的,usb的例子,软件自带例子不好懂 |
[答:Jason] |
是支持的.在建立项目的时候会自动把这些都包含在库里面系统在IDE下运行的时候会先调用初始化程序,包括调用一些头文件,包含外设的信息,用户只要关心自己的应用程序,底层驱动都包含在HAL,你可以直接用HAL来访问.关于例子在安装目录下都有,如果有疑问还可以上www.niosforum.org网站上面有一些例子. |
[2005-11-1 11:57:18] |
[问:leonqin] |
评估的时候可以生成sof或pof文件吗 |
[答:Gary] |
In fact,it can"t generate pof file for configuration device,it can generate
related sof file,but it is a time limit. Because it is a IP Core,altera
use open core plus method manage the all the IP Core. For
this method, you can synthesis, fit and download to the FPGA,if you connect
the doanload cable while you debug the Core,the core can continuance work.
If you take off the download cable, it will work 1 hours and reset it
1 hours later. |
[2005-11-1 11:57:37] |
[问:jjsen] |
在使用PCI Express时,有哪方面的问题需要注意的呢?望不吝赐教!! |
[答:Mikeson] |
可以查询www.altera.com/pciexpress |
[2005-11-1 11:57:39] |
[问:yangchl] |
据介绍,PCI-express的显卡散热是很重要的问题。不知道此产品会不会也有发热量大的问题? |
[答:Wayne] |
发热问题应该不是PCIE接口总线的问题 .而是显卡图象处理器的问题,但是对与一个插卡来说目前的PCIE规范在插槽供电能力上略显紧张 |
[2005-11-1 11:58:15] |
[问:shxlm] |
这次收获很大,因为错过了上一次在上海召开的会议,感觉这次真的很好,收获很大,更加坚定了我用cii以及statix系列的决心。请有会议在上海的时候给予通知。谢谢hisensessun@163.com
上海小木桥路456号
200032
孙海信 |
[答:Mikeson] |
欢迎使用 |
[2005-11-1 11:58:40] |
[问:plane] |
Altera 公司向外提供免费的IP核嘛? 下载地址是? |
[答:Gary] |
No, Altera don"t support free IP.But you can evaluate all the core with
time limit constraints.
You can download the IP Core from the following link.
http://www.altera.com.cn/products/ip/ipm-index.html |
[2005-11-1 11:59:10] |
[问:honghui525] |
请问,用AS,PS 模式配置FPGA的时候,是写进FPGA中,还是写进PROM 中?谢谢。还是POF,SOF文件都必须写进各自的器件?谢谢 |
[答:Gavin] |
这个是可以选的,在QUANTUSII中就可以选择. |
[2005-11-1 11:59:26] |
[问:tom.cat] |
请问一下批量板卡的成本中PCIE部分是多少? |
[答:Wayne] |
要看具体的设计了 如果从FPGA的使用率来看,应该不到成本1/10 |
[2005-11-1 12:00:11] |
[主持人:ChinaECNet] |
恭喜您, 深圳市超越无限科技有限公司的szdwgao经过电脑抽奖您在本次座谈中获得一部MP3播放器。请网名为szdwgao的用户与中电网联系(8610-82888222-7008
或 lilin@chinaecnet.com)。 |
[2005-11-1 12:01:20] |