主题:FPGA新型应用—视频和图像处理、便携式应用、汽车电子 |
在线问答: |
[问:tzw750303] |
FPGA 或门阵列 多少门能完成一些常规的IP核;列举说明一下一些常规的IP核(如USB\UART\SPI、Ram、8051\cpu等)消耗的资源量(门)或对应于用那些型号
|
[答:Meng] |
不同的IP核有不同的实现规模,可以在对应IP核的库说明中找到.
设计时,选择的FPGA的门数一般可以集成多种IP核,如果设计遇到门数不够,可以调换更大的器件. |
[2006-9-28 10:38:43] |
[问:forestlion] |
您好,劳驾请你转告专家,我有下书疑问 LogicLock的设定方法,关键问题是,我的设计已经完成了,需要将一部分电路的设计固定下来。
谢谢 |
[答:Meng] |
在新的设计中利用已已经设计的模块时,可以利用LogicLock将相应的模块缩定. |
[2006-9-28 10:43:03] |
[问:mangguo] |
现在用FPGA做软件无线电基带信号处理方面的有吗?现在的发展程度是什么??我现在用DSP做GSM的基带信号处理,可以用FPGA代替吗?难度大吗? |
[答:Meng] |
用FPGA做软件无线电是可选的方案之一,而且FPGA的可编程特性和硬件实现的高速性能是其受到重视的原因,得到蓬勃的发展.
原则上只要是数字系统,都可以在FPGA中来实现. |
[2006-9-28 10:48:58] |
[问:jianzhang689] |
嵌入式系统设计的面很广,请孟教授谈一谈如何整合材料进行教学? |
[答:Meng] |
以嵌入式系统的特点出发,抓住硬件设计和软件设计两部分整合材料进行教学. |
[2006-9-28 11:04:19] |
[问:liqiyong] |
如何能保证此次的多媒体教学质量 |
[答:Jie] |
首先,我们作为中国电子行业的领先数字媒体平台,已经有超过7年的网络多媒体应用经验,和专业技术人员。另外,我们的服务器有足够大的容量和带宽来支持多媒体教学。这些都是保证此次教学质量的比较关键因素。也是因为以上的因素,国家软件与集成电路促进中的电子工程紧缺人才培训中心才将多媒体教学的任务交给我们。
除此,我们后台服务的技术工程师,客服部人员,师资队伍都会尽快及时地为大家解决问题。 |
[2006-9-28 11:04:20] |
[问:whc123] |
我想知道fpga 比单片机和dsp相比较,它的优点和缺点有哪些? |
[答:Ann] |
FPGA设计的优点在于灵活性高,集成度高,开发周期短,使用SOPC Builder工具可以快速生成整个系统。可以进行软硬件协同设计,在软件和硬件之间平衡,进行早期的样机验证。相对于单片机和DSP,最大的不足是成本。但选用低成本的FPGA以及HARDCOPY方案也可以有效降低成本。 |
[2006-9-28 11:05:10] |
[问:dhh0000] |
如何在CYCLONE中实现LVDS信号的接收与发送? |
[答:Roger] |
请使用Megawizard进行LVDS的例化。以下是一个参考
http://www.altera.com/support/examples/verilog/ver-highspeed_io.html
|
[2006-9-28 11:05:19] |
[主持人:ChinaECNet] |
各位听众(网友),上午好!欢迎参加中电网在线座谈。今天,我们有幸邀请到Altera公司的专家就“FPGA新型应用—视频和图像处理、便携式应用、汽车电子”举行在线座谈。在座谈中,您可就您关心的问题与Altera公司的专家在线进行直接、实时的对话交流。中电网衷心希望通过大家的共同努力,不仅能够增进各位听众(网友)对“FPGA新型应用—视频和图像处理、便携式应用、汽车电子”的了解和掌握,而且能够为大家事业的发展带来裨益。 |
[2006-9-28 11:05:28] |
[问:strivetosurive] |
在用SOPC Builder进行硬件设计时,第一次编译成功后,硬件下载,软件也能下载到开发板,但是当需要修改硬件设计时,若在原有的硬件基础上进行修改,硬件下载完成后,在下载软件时,一般会产生not
responding的情况,从而只能新建工程重新设计硬件,这浪费了我很多时间,带来很多麻烦。请问这问题如何解决? |
[答:Ann] |
请检查硬件工程的设置,在assignment->device->device and pin options->unused
pins中,必须设置为As tri-stated input. 另外请使用我们的最新软件QuartusII 6.0 和NiosII6.0。如果还有问题,请使用我们网站的Mysupport,发一个服务申请,并把你的硬件工程上载,我们有工程师会具体查看你的问题。 |
[2006-9-28 11:05:34] |
[问:winhi] |
自动代码生成到硬件实现所用的软件主要有哪些?能否详细介
绍一下? |
[答:Ann] |
主要是DSP Builder工具,详细内容请阅读我们的网站
http://www.altera.com/products/software/products/dsp/dsp-builder.html
|
[2006-9-28 11:06:10] |
[问:aijisheng1215] |
我要设计线阵CCD图像传感器,用哪种FPGA好? |
[答:Roger] |
FPGA应该可以方便实现数据采集的控制和传输等。具体类型,速度等级可以参见Altera网站。但是Cyclone,CycloneII应该可以满足这种要求。 |
[2006-9-28 11:06:16] |
[问:aijisheng1215] |
我要设计线阵CCD图像传感器,用哪种FPGA好?采集速度在100MHZ以上。 |
[答:Roger] |
Cyclone或Cyclone II可以满足100MHz以上的接口要求,并且提供足够的逻辑资源去完成其他功能。 |
[2006-9-28 11:06:42] |
[问:blackstorm] |
有限状态机的主要用途? |
[答:Roger] |
有限状态机是一个特殊的有向图,描述状态转换和控制。无论在硬件和软件设计中,有限状态机被频繁使用。 |
[2006-9-28 11:11:01] |
[问:ddfxz] |
请解释Simlink中使用的Altera库和MegaCore模块的区别? |
[答:Roger] |
没有区别。但是Megacore需要License. |
[2006-9-28 11:11:17] |
[问:liuch] |
请问目前基于FPGA的汽车无级变速器的设计应用实例和发展前景 |
[答:Tony] |
FPGA目前在汽车电子主要应用在娱乐通讯,驾驶助理等系统当中,至于汽车无级变速器,还是以ASSP和ASIC为主 |
[2006-9-28 11:11:18] |
[主持人:ChinaECNet] |
我们已经进入问答阶段如果听众想重温演讲或内容可以点击下面“回顾演示”重看演讲。 |
[2006-9-28 11:14:12] |
[主持人:ChinaECNet] |
在此回答问题的专家是Altera公司的:Penny Chu 、Roger Zhou、Ann Chen、Mikeson
Wang、Brenda Fong、Tony Zhao、Lvjie和Prof. Meng。 |
[2006-9-28 11:14:40] |
[问:xuyang1918] |
请问:目前在FPGA 中构造一个 MPEG4(D1)的CODEC 需要用多少片内资源? |
[答:Ann] |
要看具体实现的点数和精度,目前来看,需要StratixII以上规模的器件。 |
[2006-9-28 11:14:44] |
[问:lza73] |
请问这半年培训课程表是怎么安排的?课程的侧重点是什么? |
[答:Jie] |
半年全部都是教学实践,从学习日期起半年后,进行实验和结业答辩。
此次课程是实践和理论并重的,以实践来掌握理论和技能。 |
[2006-9-28 11:14:45] |
[问:winhi] |
在PLD设计流程中的设计阶段中,IP核主要实现的功能? |
[答:Roger] |
IP核可以大大减少设计者的工作量,为设计者尽量缩短上市时间提供了很大方便。Altera提供大量IP Core,详细信息可以参考
http://www.altera.com/technology/embedded/ip/emb-ip.html |
[2006-9-28 11:14:48] |
[问:Pacificxu] |
有没有MPEG4的core可以在DSPbuilder里使用啊? |
[答:Mikeson] |
MPEG4和MPEG2 基于(DCT), 去除了一些冗余的肉眼观察不到的信息,对应的 (IDCT) 可以用来解压数据, DCT/IDCT
是标准的通用的算法,可以使用Altera的megacore或者第三方的算法来实现。当然也可以用simulink搭建,然后DSP builder转化为hdl代码。 |
[2006-9-28 11:17:10] |
[问:sunking] |
我在用cyclone做直流伺服电机的控制,请问是否有相对完整的资料供参考 |
[答:Roger] |
没有。 |
[2006-9-28 11:17:35] |
[问:blackstorm] |
数字系统的设计中应该注意什么问题?主要有哪些因素影响数
字系统的性能? |
[答:Meng] |
对于结构清晰的数字系统,在利用HDL语言设计时,要注意编程的方式对于软件综合的影响,成本和速度是影响数字系统性能的主要因素,对FPGA成本是资源的利用问题.
对高性能的DSP和嵌入式系统要利用介绍的设计方法来提高设计效率. |
[2006-9-28 11:17:47] |
[问:johnren] |
在那里可以看到使用FPGA设计的完整范例 |
[答:Roger] |
http://www.altera.com/support/examples/exm-index.html |
[2006-9-28 11:18:12] |
[问:ddfxz] |
NIOS嵌入式操作系统中的指令是放在FPGA中的编程存储器中吗? |
[答:Mikeson] |
Nios II的启动程序位于片外存储器,然后靠bootloader在RAM中执行。 |
[2006-9-28 11:21:34] |
[问:qizhi_liu] |
孟教授,我以前做过CPLD的设计,使用原理图输入,请问:学习FPGA设计与CPLD有什么区别,有什么需要特别注意避开的误区?谢谢! |
[答:Meng] |
FPGA设计与CPLD设计已经统一利用相同的软件进行,只是选择的器件不同,现在的软件也有原理图输入,但设计系统变大之后,建议要利用HDL语言来设计. |
[2006-9-28 11:21:55] |
[问:zidingl] |
如何用FPGA对视频图像进行局部亮度处理 |
[答:Tony] |
FPGA非常适合用来进行视频和图像处理,它的平行处理能力能够处理大量的视频数据,对于亮度处理,只要用FPGA逻辑找到亮度分量,进行相应的调整即可 |
[2006-9-28 11:22:52] |
[问:hupoteddy] |
作为FPGA开发领域的新手要想快速成长为开发高手,应该怎么努力?请具体谈一两点!谢谢!! |
[答:Ann] |
要熟悉开发流程和掌握设计工具,比如QuartusII,DSP Builder,SOPC Builder,然后获取开发平台,在开发平台上进行实际操作。一定要多实践,增加感性和理性认识。学习的过程要持续,不可能一蹴而就。 |
[2006-9-28 11:23:23] |
[问:zdchl] |
如果是用FPGA实现JPEG2000的编码需要多少资源? |
[答:Roger] |
资源使用取决于FPGA的结构还有对JPEG2000标准的具体硬件实现等,很难给出具体给出资源量大小。但是JPEG2000应该可以在Altera
Cyclone实现 |
[2006-9-28 11:24:21] |
[问:ddfxz] |
Cyclone II视频开发套件的价格? |
[答:Mikeson] |
可以在我们的网站上查找,并且联系Altera的代理商。
http://www.altera.com/products/devkits/altera/kit-dsp-2C35.html
中国区代理http://www.altera.com.cn/corporate/contact/con-index.html |
[2006-9-28 11:25:12] |
[问:dongxl] |
请问怎样实现高性能FPGA的设计与PCB设计并行进行呢? |
[答:Meng] |
FPGA的设计与PCB设计可以并行进行,前提是I/O要确定后才可以先同时设计,其他FPGA内部的设计在PCB加工同时也可以开始,得到PCB也就可以调试了. |
[2006-9-28 11:25:35] |
[问:jjjq] |
请问为什么在Altera网站上申请的license不能用?有什么需要注意的吗? |
[答:Mikeson] |
license不能用,有多种原因。
license的设置。
网卡号有无变化
是否通过官方途径获得Altera的软件。
可以在mysupport中需求帮助,请具体指出问题所在。 |
[2006-9-28 11:27:17] |
[问:lza73] |
FPGA的应用前景以及怎样才能学好FPGA新型技术应用? |
[答:Meng] |
FPGA的应用前景应该说越来越广泛,是许多设计的首选的方案之一.学好FPGA新型技术主要是通过实践来学,这也是我们提供实验板,考核是提交设计的原因. |
[2006-9-28 11:30:20] |
[问:bdzengkewei] |
请问FPGA开发掌上型的产品时(如高速采集仪器,声波仪器10M)操作系统是否容易开发,用ARM还是DSp简单 |
[答:Tony] |
可以用Altera的NIOSII软核CPU,NIOSII也支持多种操作系统,开发起来非常简单和灵活 |
[2006-9-28 11:30:38] |
[问:Fanyee_LX] |
有关FPGA实现视频和图像处理的解决方案及其性能对比,成本投入问题! |
[答:Meng] |
FPGA的可编程特性以及器件价格不断降低,成本应该是有优势的. |
[2006-9-28 11:32:03] |
[问:zidingl] |
能否用FPGA对数字视频信号进行局部亮度处理 |
[答:Tony] |
可以的,FPGA的结构非常适合用来进行图像和视频的处理,比如,图像增强和提高等 |
[2006-9-28 11:32:29] |
[问:imbet] |
我在把编译好的程序下载到器件中的过程中,约到了50%,提示:
can"t configure device . Expected JTAG ID code 0x020b10dd for device 1,
but found JTAG ID code 0x00000000.请问这什么缘故啊? |
[答:Ann] |
请检查硬件工程中的器件设定是否与目标板上的FPGA器件一致。 |
[2006-9-28 11:34:13] |
[问:xiaoyuzhao] |
1.在采集过程中如何解决高频干扰的问题?
2.如何解决数据存储问题?
3.如何有效地实现数据的高速处理(如图像分析等)
4.常用的高速采集ADC有哪些? |
[答:Roger] |
1. FPGA是数字器件,关于布局布版降低高频干扰的问题,与PCB选材,数字地,模拟地,终端匹配滤波,布线宽度长度,电源分配等诸多因素有关,详细原则可以参考网络上其他资源
2。Altera器件内部提供丰富的RAM资源。也提供很告诉的与片外RAM进行连接的IO 接口
3.这与设计的时钟速度,设计算法紧密关联
4。请参考ADI的网站。ADI是ADC数据采集的行业领先者 |
[2006-9-28 11:34:29] |
[问:bcwxczg] |
EPF6016与HD64411F的连接,组成系统的问题? |
[答:Meng] |
组成系统时,主要是接口问题,FPGA可以提供多种标准接口,可以通过设置来满足组成系统的要求. |
[2006-9-28 11:34:44] |
[主持人:ChinaECNet] |
各位观众,现在用户提问很踊跃,专家正在逐一回答。请耐心等待您问题的答案,同一问题请不要多次提交。 |
[2006-9-28 11:35:42] |
[问:jianzhang689] |
DE-2开发板对于本科学生是否足够? |
[答:Mikeson] |
DE2中的D代表development, E代表Education,2代表第2代,一般来说,对于本科学生足够,可以进行入门的实验,也可以使用开发比较复杂的系统,mp3,视频处理,等等,可以参考以下的手册。http://www.altera.com.cn/education/univ/materials/boards/DE2_UserManual.pdf |
[2006-9-28 11:36:02] |
[问:dragon-8135] |
在图象处理这一块,请问咱们ALTERA公司有没有推出一些图象处理、压缩的经典IP或者说有那些处理模式可以借鉴。谢谢! |
[答:Tony] |
Altera最近刚推出video and image processing suite,里面包括9个图像处理的IP.Altera也有很多关于MPEG2,MPEG4以及H.264相关的IP. |
[2006-9-28 11:36:14] |
[问:mangguo] |
做数字下变频器方面,在性能优化方面应该注意些什么?? |
[答:Meng] |
在性能优化方面要注意充分利用FPGA器件结构的特点,并兼顾系统性能的要求. |
[2006-9-28 11:36:53] |
[问:zhang1_1] |
FPGA如何在视频调试中发挥更大的作用 |
[答:Roger] |
FPGA可以实现视频数据的采集存储数字化处理等多项功能,几乎可以涵盖数字通道的各项处理。 |
[2006-9-28 11:36:57] |
[问:xuyang1918] |
请问, 目前在NIOS 软核处理器上,有哪些操作系统可用? 是否开放源代码? 谢谢!! |
[答:Ann] |
目前支持的操作系统列在下面,其中只有uclinux和eCos是开放源码。
http://www.altera.com/products/ip/processors/nios2/tools/embed-partners/ni2-embed-partners.html |
[2006-9-28 11:38:17] |
[问:jianzhang689] |
能否给一个完整的GPS应用实例? |
[答:Tony] |
我们暂时还没有这样的应用例子,但是你可以用Altera的SOPC Builder很容易搭建这样的平台 |
[2006-9-28 11:38:28] |
[问:bdzengkewei] |
是否有完整的用FPGA设计数据采集器(10M)的范列 |
[答:Mikeson] |
是通信数据采集器吗? 可参考以下网站,
并且联系Altera的代理商获得支持
http://www.altera.com/end-markets/medical/diagnostic/med-diagnostic.html |
[2006-9-28 11:38:45] |
[问:ddfxz] |
DSP Builder侧重于数字信号处理方面的设计,而SOPC Builder侧重于嵌入式系统的整合,但是两种软件都可以生成vhdl源代码,通过Quartus下载到FPGA硬件中,请问这种理解正确吗? |
[答:Ann] |
正确,但SOPC Builder生成的NiosII核是加密的。 |
[2006-9-28 11:39:47] |
[问:xieyp] |
基于便携式无线射频通信的应用,请问有什么合适的开发板? |
[答:Tony] |
可以用我们的StratixII DSP开发板,可以在Altera Website里找到详细的信息 |
[2006-9-28 11:39:54] |
[问:magang000] |
您好,我的开发板中输入引脚(例如rst信号)默认电平为低电平即开发板上电后输入到FPGA内部逻辑值为0,但是我想让在引脚指定过程中让该rst引脚拉高(即在开发板上电后输入到FPGA内部逻辑值为1),不知在QuartusII中那个地方进行设置,是否在assignment
Editor中进行设置?谢谢指点 |
[答:Ann] |
在assignment Editor中设置power-up level 为1 |
[2006-9-28 11:40:46] |
[问:chenjiyan] |
用FPGA来设计产品,请问怎么样有效控制成本? |
[答:Meng] |
如果成本是主要问题,可以选择低价位的FPGA,如Altera的cyclonII器件等,而且一般说型号越新,相应价位也越低. |
[2006-9-28 11:41:08] |
[问:zmeng] |
Altera FPGA (2S90)其I/O脚对ADC的输出(通过排线/导线引入到FPGA
的I/O)有何具体要求?谢谢 |
[答:Roger] |
这种方式的输出频率不能太高。FPGA的输出信号最好用register输出。 |
[2006-9-28 11:41:09] |
[问:dongxl] |
FPGA设计流程采用的方法基于硬件描述语言,而PCB仍采用原理图输入方法。请教协调这两种方法主要途径有哪些? |
[答:Mikeson] |
Quartus II中的设计输入也有原理图输入的功能,它的目的是构建设计,综合,并且调试FPGA系统
而现在的PCB软件是构建板卡的工具。两者没有必然协调关系。 |
[2006-9-28 11:42:04] |
[问:linchaofu] |
在调试“Helloworld”实验中,第一次运行成功显示“hello from NIOS
II”,但是我每次按reset键以后只有“hello”回显出来,而不是完整的信息!?是什么原因呢? |
[答:Ann] |
我不能复现你的问题。请使用我们网站的Mysupport,发一个服务申请,我们有工程师会具体查看你的问题。 |
[2006-9-28 11:42:09] |
[问:flying1983] |
请问,学习fpga有什么步骤? |
[答:Roger] |
建议经产访问www.altera.com.cn
www.fpga.com.cn
另外,最好能购买开发板增加实践机会 |
[2006-9-28 11:42:31] |
[问:ddfxz] |
bootloader是配置FPGA的软代码吗? |
[答:Meng] |
应该是嵌入式系统中软件的启动程序. |
[2006-9-28 11:42:47] |
[问:dongdj] |
做DSP处理,怎样选FPGA型号?先设计在选FPGA型号吗? |
[答:Mikeson] |
评估所使用的逻辑资源,然后在此基础上,根据产品手册,选择逻辑资源+10%的对应器件 |
[2006-9-28 11:43:33] |
[问:linchaofu] |
System ID Peripheral 的作用是什么? |
[答:Ann] |
用来同步你的硬件设计和软件设计,简单地说,软件下载的时候会检查system ID的值,确定同步的硬件设计已经配置到FPGA后才下载。具体可以查看外设手册。http://www.altera.com/literature/hb/nios2/n2cpu_nii51014.pdf |
[2006-9-28 11:45:39] |
[主持人:ChinaECNet] |
各位观众,现在用户提问很踊跃,专家正在逐一回答。请耐心等待您问题的答案,同一问题请不要多次提交。 |
[2006-9-28 11:45:47] |
[问:addc] |
请问:100MHz时钟信号,要分成32个相位,FPGA片内如何实现?效果如何?我要控制AD采样. |
[答:Roger] |
100M的时钟的周期是10ns,分成32个相位,那么最小相位差大约是300ps 左右,这个要求对FPGA来说不太合理 |
[2006-9-28 11:46:46] |
[问:jianzhang689] |
请问学习基于FPGA的软件开发的最好书籍有哪些? |
[答:Meng] |
目前这类书种类很多,但是器件发展很快,书在兼顾新内容上总会滞后,所以最好的书需要靠自己去选择,但要注意软件在综合实现方面的内容. |
[2006-9-28 11:48:02] |
[问:flying1983] |
应该学习什么语言?有什么区别? |
[答:Ann] |
最好两种语言都学习一下,Verilog灵活,简单易用,业界用的多,但VHDL语法规范严谨,比较适合系统级的建模。 |
[2006-9-28 11:49:36] |
[问:lyf] |
有那些免费的CPU内核可供试用
支持那些操作系统 |
[答:Mikeson] |
对于Altera 来说,可以使用业界具有影响力的Nios II cpu,它是32位嵌入式RISC 内核处理器。购买Altera的开发板(非常超值,参考设计,IDE环境,IP等等),就可以免费使用Nios
II cpu. |
[2006-9-28 11:51:05] |
[问:sduzym] |
VHDL与verilog HDL;两种语言的主要区别是什么? |
[答:Roger] |
VHDL语法更严谨,Verilog语法相对来说更灵活。更多信息可以参考
http://www.pld.com.cn/hdl.htm |
[2006-9-28 11:51:30] |
[问:zhjb1] |
以前没有用过FPGA,请问如何能在较短的时间尽快学会关于FPGA适用 、应用和使用。如果需要获得这样的知识和能力,需要采购至少那类开发访真系统和学习。我已经有了单片机等能力。我的应用范围是微型传感器:低电压、低功耗、小体积、高可靠性。联系方式:87978981或gltzhouli@buu.com.cn |
[答:Meng] |
中电网的培训已经针对你的情况进行了安排,包括理论和实践.要利用你单片机的经验,可以较快掌握FPGA. |
[2006-9-28 11:51:50] |
[问:luweiguo] |
Altera FPGA用的操作系统有那几种?Windows和Linux可以吗? |
[答:Ann] |
Windows2000, XP, Red Hat linux enterprise3,Solaris 8,9 都可以 |
[2006-9-28 11:52:03] |
[主持人:ChinaECNet] |
各位观众,现在用户提问很踊跃,专家正在逐一回答。请耐心等待您问题的答案,同一问题请不要多次提交。 |
[2006-9-28 11:53:24] |
[问:meiming] |
请问一般设计的FPGA,在通过前仿真和后仿真后,并且满足时序的情况下,它的实际下载后的正确性有多大?一般还有什么其他的问题呢? |
[答:Roger] |
前仿和后仿通过并且达到时序要求,那么下载后FPGA的功能应该没有问题。 |
[2006-9-28 11:53:39] |
[问:jplee_vdd] |
利用NiosII软件进行嵌入式开发的研究学习,需要相应的开放板吗? |
[答:Ann] |
是的,需要相应的开发板,请到网站查阅所有的开发板。http://www.altera.com/products/devkits/kit-index.html |
[2006-9-28 11:53:51] |
[问:pengyuxulyy] |
视频和图象处理方案的功耗和体积如何
FPGA可否把多个分离器件合成一个芯片,如51单片机和MAX232 |
[答:Tony] |
FPGA可以用来集成多个分立器件,具体的功耗和体积取决于你选用的FPGA型号 |
[2006-9-28 11:54:06] |
[问:pengyuxulyy] |
FPGA开发套件主要有哪些 |
[答:Mikeson] |
可以在以下链接查找http://www.altera.com/products/devkits/kit-index.html |
[2006-9-28 11:55:00] |
[问:Leo_Lu] |
针对汽车电子中需要低功耗的使用,有何推荐器件?(代码部分除外) |
[答:Tony] |
针对不同的设计,可以选用我们的MAXII以及CycloneII系列的CPLD和FPGA |
[2006-9-28 11:55:32] |
[问:dongdj] |
用CPU程序做运算处理,有时需要协处理器才行,DSP有这样的问题吗 |
[答:Ann] |
请理解我们的DSP方案,实际上是DSP Block的硬件实现,并不是DSP处理器的软件实现,没有这样的问题。 |
[2006-9-28 11:57:18] |
[问:imbet] |
请问国内使用altera的fpga的器件的企业或者公司主要有哪些,分布的哪些地区?主要是做哪方面的开发 |
[答:Mikeson] |
Altera的客户分布很广,全球有超过14000,分布通信,消费电子,计算机存储,工业应用。国内也一样。 |
[2006-9-28 11:57:22] |
[问:linuxfans] |
我只做过单片机系统,请问类比于单片机的最小系统,FPGA的最小系统应包括哪些部分?请问是否可以获得FPGA样片? |
[答:Roger] |
我想你可能问的问题指包含处理器的最小系统。实际上一个NOT门就可以实现在FPGA中。Altera的嵌入时处理器时Nios II,更多信息参考http://www.altera.com/technology/embedded/emb-index.html
FPGA样片,请联系代理商或者Altera销售代表,联系方法如下
http://www.altera.com/corporate/contact/con-index.html |
[2006-9-28 11:57:36] |
[问:bdzengkewei] |
原来用单片机开发好的10M数据采集器,线路板大,若用FPGA是否可以移植 |
[答:Tony] |
一般来说,所有的数字逻辑都可以用FPGA来实现,你可以评估你的单片机程序,看是否适合用FPGA来实现 |
[2006-9-28 11:57:37] |
[问:zdchl] |
请问,我要实现JPEG2000请问使用何种结构较合适? |
[答:Meng] |
尽可能选择新的FPGA器件,因为新器件有较多的模块供使用,对设计会有帮助. |
[2006-9-28 11:57:43] |
[问:fjlv1973] |
请问原理图设计和硬件描述语言设计各有何优缺点?哪种更好些? |
[答:Ann] |
原理图设计直观清晰,适用于较小的设计,也适用于顶层模块设计。硬件描述语言设计范围宽,无论是较小的设计,还是复杂 的设计,都可以。QuartusII都支持,建议都掌握。 |
[2006-9-28 12:00:32] |
[问:zhjb1] |
请问:我要合成固定输入频率为1~2MHz,输出4组脉冲宽度在1uS~2uS,脉冲间隔在1~5uS之间的,并且设计可调,产品不可调的,工作电压在1.5~5V,功耗不大于50mW,板上面积约小越好的CPLD或FPGA器件,谢谢! |
[答:Roger] |
1.5V到5V的电压范围对FPGA的要求不能实现。 |
[2006-9-28 12:00:58] |
[主持人:ChinaECNet] |
所有问题均已提交给Altera公司的专家。座谈期间未回答的问题,Altera公司专家也会逐一回答,并在中电网上公布,请大家注意收看。 |
[2006-9-28 12:01:05] |
[问:tchasia] |
請問在那里可找到Touch Panel有關線路的參考資料呢? |
[答:Ann] |
请联系具体的供应商。 |
[2006-9-28 12:01:09] |
[问:whc123] |
可应用于 VoIP 领域的FPGA有那几种? 它的主要性能和特点是什么? |
[答:Meng] |
原则上数字领域的问题FPGA都可以实现,但是新的FPGA包含更多的硬模块,会有助于对新的一些领域的开发工作. |
[2006-9-28 12:01:19] |
[问:whc123] |
嵌入式系统开发能否使用虚拟机环境?要注意什么问题? |
[答:Mikeson] |
嵌入式系统可以使用虚拟机环境。 Altera的nios II有自己的IDE环境。 |
[2006-9-28 12:01:28] |
[主持人:ChinaECNet] |
由于时间关系,本次中电网“在线座谈”马上就要结束了。虽然各位听众(网友)已与Altera公司的专家讨论了许多问题,但是还有许多提问没有来得及进行交流。本次在线座谈结束后,中电网将请Altera公司的专家继续答复所有的来自各位听众(网友)的提问,然后整理上载到中电网网站上,以便大家查阅。 |
[2006-9-28 12:01:30] |
[问:luweiguo] |
我们要做一个高速的 USB2.0 数据传输和 PWM 的实验板,请问能采用Altera种器件和开发板来实现? |
[答:Roger] |
DE2开发板应该合适。
http://www.altera.com/education/univ/materials/boards/unv-de2-board.html |
[2006-9-28 12:02:21] |
[主持人:ChinaECNet] |
恭喜您, 广州无线电集团海华电子企业(中国)有限公司的lza73经过电脑抽奖您在本次座谈中获得一部MP4播放器。请网名为lza73的用户与中电网联系(8610-82888222-7008
或 lilin@chinaecnet.com)。 |
[2006-9-28 12:02:31] |
[主持人:ChinaECNet] |
在此,中电网特别感谢给予本次中电网在线座谈巨大支持的Altera公司,特别感谢专门在线回答各位听众(网友)提问的Altera公司的各位专家们,特别感谢各位听众(网友)积极热情的参与。 |
[2006-9-28 12:02:46] |
[问:blackstorm] |
FPGA与CPLD有什么区别?它的主要优点? |
[答:Mikeson] |
FPGA和CPLD采用不同的工艺构架。FPGA主要用于大容量逻辑的场合,CPLD使小容量逻辑的场合。 |
[2006-9-28 12:03:35] |
[问:lotoy] |
用FPGA实现DSP与用FPGA中的Risc实现DSP最大的区别? |
[答:Meng] |
这是两种结构形式,即一种是完全利用并行性由硬件实现DSP,另一种是处理器与硬件的协处理器来实现.要根据设计要求来合理选择. |
[2006-9-28 12:05:37] |
[问:whc123] |
Altera那些FPGA产品是汽车级?能举例说明采用该产品来说明它在汽车中的一个比较典型的实际应用和解决方案以及BOM清单? |
[答:Tony] |
Altera的FPGA的都有扩展工业级器件,能用在汽车电子当中,满足所有的汽车电子的质量要求,你可以在www.altera.com找到很多典型的实际应用和解决方案 |
[2006-9-28 12:06:19] |
[问:lotoy] |
用FPGA实现滤波器的优势在哪里? |
[答:Meng] |
可以在结构上灵活地根据设计要求来得到最佳的方案,而且是可编程的,便于设计修改和更新. |
[2006-9-28 12:08:03] |
[问:zmeng] |
对不起,Roger,我是问:10位的ADC输出给ALTERA StratixII 2s90
的I/O端,这种连接上的信号频率和电压(<4.2V ?)是否有限制?用排线和普通导线有多大差别? |
[答:Roger] |
从信号完整性来说,如果数据线能等长当然最好,所以排线当然更好。能支持多大频率当然也要看你的信号线长度,插针跟FPGA的I/O之间的布线等。如果用排线,最少100M没问题。
电压标准参考Stratix II的 I/O标准
http://www.altera.com/literature/hb/stx2/stx2_sii51005.pdf |
[2006-9-28 12:09:03] |
[问:liqiyong] |
如何快速掌握硬件描述语言的关键? |
[答:Mikeson] |
可以市面上买一本Altera的参考书,然后对照开发板,多实践。 |
[2006-9-28 12:10:12] |
[主持人:ChinaECNet] |
祝大家事业有成、生活愉快!欢迎多提宝贵意见,欢迎关注中电网,下次再见。 |
[2006-9-28 12:10:42] |
[问:linchaofu] |
正确运行niosII系统后,想烧到flash里面,但是运行flash programmer,却提示
:The target board must define at least one hardware image to program an
FPGA configuration。 怎样解决? |
[答:Ann] |
你是否使用Altera开发板,如果是,请检查SOPC Builder里target board的设置是否为相应的开发板。如果用定制的开发板,要使用SOPC
Builder中的board description tool进行一个定制板的描述。具体请查阅flash programmer 用户手册。 |
[2006-9-28 12:11:03] |
[问:jianzhang689] |
孟教授请推荐一本您认为较好的FPGA软件开发的书籍。 |
[答:Meng] |
请在与Altera器件有关书中选一本.西电有一本内容新一点. |
[2006-9-28 12:11:42] |
[问:h32j64f] |
我想参加培训,如何(可在)哪里报名? |
[答:Jie] |
您在我中电网主页上面有紧缺人才培训,点击紧缺人才培训,在培训页面上面注册,中电网招生部就会跟您联系。您可以电话咨询:招生部的联系电话010-82888222-2000。 |
[2006-9-28 12:13:48] |
[问:chinesehuhong] |
我可能会用到较多引脚的可编程器件,但处理功能并不是很强,选用CPLD,还是FPGA呢? |
[答:Roger] |
还是先选择I/O个数比较多的器件。Altera的CPLD MXAII最大有324的封装。FPGA的I/O一般更多。具体实际可用I/O数可以参见Altera网站 |
[2006-9-28 12:14:47] |